当前位置:问答库>考研试题

2017年华北电力大学(保定)电子与通信工程系821电子技术基础一之电子技术基础-数字部分考研强化模拟题

  摘要

一、简答题

1. 综合分析图1所示电路。要求:

图1

(1)说明555定时器构成什么电路?

(2)说明74LS160构成多少进制计数器?

(3)说明RAM 在此处于什么工作状态,起什么作用?

(4)写出转换器CB7520的输出表达式(与; 之间的关系)

(5)画出输出电压的波形图(要求画一个完整的循环)。

【答案】(1)555定时器构成多谐振荡器,发出矩形波;

(2)74LS160构成九进制计数器,状态转换图如图2(a )所示:

图2(a )

(3)RAM 处于读出状态,将

(4)

(5)输出电压波形图如图2(b )所示:

单元的内容循环读出;

图2(b )

2. 图1(a )所示为由触发器和门电路组成的系统。触发器的开关参数如下:

图1(a )

与门的传输延迟为:(1)求系统的数据输入建立时间或门的传输延迟 异或门的传输延迟

(2)系统的时钟及数据输入1的波形如图1(b )所示,请画出Q 的波形,并标明Q 对于时钟及数据输入1的延迟。(假定时钟的数据输入1能分别到达E 端和D 端。)

图1(b ) 时间波形

【答案】(1)由图1(a )可见:

或门的传输延迟输延迟

异或门的传输延迟触发器的建立时间与门的传

图2 电路中D 、E 、Q 点的波形

(2)由图1(b )可知,时钟信号经与门到达E 端,与门的传输延迟时间

形如图2(a )所示。

数据输入1到达D 的延迟时间=或门的传输延

所以D 波形如图2(b )所示。

在E=1时触发器的输出Q 等于D 端波形,但延时

时,E 上跳变到高电平1,Q 等于D 端波形,但延时在E=0时保持原状态;当(因为D —直为高电平,只有E +异或门的传输延迟,

即故E 波

,所以Q 波形如图2(c )所示。 跳变)

3. 在图中为TTL 三态与非门,为TTL 普通与非门,电压表内阻为

况下的电压表读数和输出电压值。

(1)B=0.3V,开关K 打开;(2)B=0.3V,开关K 闭合;

(3)B=3.6V,开关K 打开;(4)B=3.6V,开关K 闭合。

【答案】 试求下列4种情