当前位置:问答库>考研试题

2017年湖南师范大学物理与信息科学学院844电子技术基础(含模、数)之电子技术基础-数字部分考研强化模拟题

  摘要

一、填空题

1. ADC 输出为八位二进制数,输入信号的最大值为5V ,其分辨率为_____。

【答案】0.020V 【解析】

2. 数字系统从结构上可以划分为_____和_____两部分,因此,数字系统中的二进制信息也划分成_____和_____两大类。

【答案】数据处理单元;控制单元;数据信息;控制信息

3. 函数

形式,不能用简写形式)。

【答案】

【解析】

4. 用移位寄存器产生1101010序列,至少需要_____位的移位寄存器。

【答案】6

【解析】共七位序列数,故至少需要3位,又经验证使用三、四、五级移位寄存器均存在状态重复,故至少为6位。由于采用移位寄存器,而且状态在序列中没有循环,移位寄存器在传输过程中数据是一次传递的,所以需要至少6位移位寄存器,状态转换表如表所列。

则其最大项表达式是

=_____(必须写出标准

5. 如图所示电路输出逻辑的最小和为_____。

【答案】若C 为高位,则【解析】

6.

【答案】163.75; 000101100011.01110101 【解析】二进制转换为十进制公式:

再由十进制数的每位数对应写出BCD8421

码。

7. 三位二进制减法计数器的初始状态为101,四个CP 脉冲后它的状态为_____。

【答案】001

【解析】初始状态为101,四个CP 脉冲后101+100=1001,1001的首位是进位,所以不显示。

8. 已知8421-BCD 码为它等值的二进制数为_____。

【答案】11000011

【解析】相当于求十进制数195的二进制表示。

9. n 个输入端的二进制译码器,共有_____输出端,对于每一组输入代码,有_____个输出端具有有效电平。

【答案】

个输出。

【解析】二进制译码器是将具有特定含义的二进制码转换成对应的输出信号,且每组二进制只对应一个有效输出,则n 个二进制输入对应

10.制作ASIC 的方法大体可分为两种,一种是_____,即由半导体厂家制造;另一种是_____,用户通过计算机和开发工具,将所设计的电路或系统" 编程”到芯片上。

【答案】掩模方法;现场可编程方法

二、简答题

11.试分析如图所示的可变模值,复位为0的同步计数器的PLA 阵列图。

【答案】(1)求出中间变量T 的函数式,从给定的PLA 阵列图中得知:

的取值与*

的状态值相等时T=0, 不等时T=l。

(2)求各触发器的激励函数式,从给定的PLA 阵列中得知:

若当T=0时,则有

当CP 脉冲到来时,不论各触发器的现态为何值,计数器均复位为0。 若当T=1时,则有