当前位置:问答库>考研试题

2017年河南科技大学电子技术基础(同等学力加试)之电子技术基础-数字部分复试仿真模拟三套题

  摘要

一、简答题

1. 设计一个并行传输7位二进制码的奇偶校验电路,采用偶校验方式,即发送端的校验位为补偶位,接收端根据接受的全部数据进行校验,试分别画出发送端和接收端的电路,并叙述校验过程。

【答案】设输入端并行输入的7位数据为据奇偶校验电路的原理,且题目要求偶校验,令校验位

当输入偶数个1时,若

发送端与接收端的电路图如图所示。

校验过程:发送端并行发送7位,生成一位校验位,共8位,在接收端对接收到的8位二进制码采用校验电路,对接收的信号进行异或,如果输出端的的校验输出为“0”说明传输没有出错,如 果输出端的校验输出为“1”说明传输出错,反馈到输入端,重新传输一遍,达到校验错误的功能。

当输入奇数个1时,

说明传输没有出错,否则传输出错。

在接收端共可接受到8位数据

生成的校验位记做

2. 由一片555定时器构成单稳态触发器如图所示,其输出控制另一片555定时器构成多谐振荡器。试计算在一次触发后扬声器中有声音的时间和声音的频率。

【答案】(1)有声音的时间即为单稳态触发器输出正脉宽的时间 单稳时间:

(2)声音的频率即为多谐振荡器的频率

故多谐振荡器频率

3. 一个数字系统的数据处理单元由触发器E 和F 、4位二进制计数器A 以及必要的门电路组成。计数器的各位为系统操作停止。

当当

系统开始处于初始状态,当信号S=0时,系统保持在初始状态;

的值决定了系统的操作顺序。

时,继续计数;当

时,触发器F 置1,并

当信号S=1时,计数器A 和触发器F 清零。从下一个时钟脉冲开始,计数器进行加1计数,直到

时,触发器E 清零,计数器继续计数。 时,触发器E 置1,并检测到

停止计数,回到系统初始状态。

(1)试画出该系统的ASM 图。

(2)画出该系统控制单元的状态图,并用D 触发器及必要的门电路设计控制单元。 【答案】(1)该系统的ASM 图如图1所示。

图1

(2)该系统控制单元的状态图如图2所示。

图2

由于系统只有两个状态

故可仅有一个D 触发器来表示,用Q=0表示状态,用Q=1

表示状态。该系统控制单元状态转换表如表所示。

作出输入和输出的卡诺图,如图3所示。

图3

由卡诺图可得:

所以设计的控制单元如图4所示。