2018年山东大学控制科学与工程学院848电子技术基础之电子技术基础-数字部分考研基础五套测试题
● 摘要
一、填空题
1. 电路如图所示,其中门电路均为TTL 门,则电路输出_____;_____。
图
【答案】
【解析】(1)中两个与非门,OC 门输出端并联在一起具有“线与”功能(2)中的门电路由于是与非门,其中的一个输入端连低电阻再连地是低电平输入,下端始终输出1,C=1时,上端门电路工作;C=0, 下端N 电路工作。
2. 逻辑函数的最简与或表达式为_____,其对偶式的最简与或表达式为[13]。 【答案】
【解析】对于任何一个逻辑式Y ,若将其中的换成 换成0换成1; 1换成0, 则得到一个新的逻辑式这个就称为Y 的对偶式,或者说Y 和互为对偶式。
3. 用ROM 实现1位全加器,要求容量为_____;实现4位并行加法器(含1位进位输入和1位进位输出),要求容量为_____。 【答案】
线,
4. 己知,
约束条件的逻辑函数,则F 的最简与或式为_____。 【答案】
【解析】画卡诺图如图所示。 F 为具有根行线。 【解析】用ROM 与阵列实现1位全加器,有7根行线,根列线;4位并行加法器有根列
图卡诺图
5. 主从JK 触发器的一次变化问题是指:在时钟信号为高电平期间_____(①生触发器状态只能改变一次;②生触发器状态必能改变一次)。
【答案】①
【解析】主触发器本身为同步RS 触发器,在CP=1的全部时间输入信号都将对主触发器其控制作用,状态只能改变一次,可能会是保持,不是必改变一次。
二、选择题
6. 已知74系列TTL 集成电路的静态参数如下:
下列说法正确的是( )
A. 高电平扇出系数:20
B. 低电平扇出系数:16
C. 扇出系数:16
D. 扇出系数:20
【答案】ABC
【解析】高电平扇出系数
7. 以下代码中为无权码的为( )。
A.8421BCD 码B.5421BCD 码C. 余三码D. 格雷码
【答案】CD
【解析】位权:在某一进位制的数中,每一位的大小都对应着该位上的数码乘上一个固定的数,这个固定的数就是这一位的权数,权数是一个幂。明显AB 每位上表示某一个数值,CD 只是为了方便设定的编码。
8. 下列描述不正确的是( )。
A. 触发器具有两种状态,当Q=1时触发器处于1态
B. 时序电路必然存在状态循环
C. 异步时序电路的响应速度要比同步时序电路的响应速度慢
D. 主从JK 触发器具有一次变化现象
低电平扇出系数 扇出系数为两者中的小值。
【答案】A
【解析】触发器的状态还包括不定状态,比如在RS 触发器中,当RS=11时,状态不定;研究的时序电路主要是要不间断给出信号,理论上来讲需要状态的不断循环;异步时序电路通过一些门电路再传输信号,而同步信号的数据传输直接通过时钟脉冲进行统一的传输,减少了传输过程的时间延迟。
9. 可以将输出端直接并联实现“线与”逻辑的门电路是( )。
A. 三态输出的门电路;
B. 推拉式输出结构的TTL 门电路
C. 集电极开路输出的TTL 门电路
D. 互补输出结构的CMOS 门电路
【答案】A
【解析】BC 两项,一般TTL 门输出端并不能直接并联使用,否则这些门的输出管之间由于低阻抗形成很大的短路电流(灌电流),而烧坏器件。D 项,互不输出CMOS 门电路,输出端直接并联实现线或。
10.存储8位二进制信息要多少个触发器( )。
A.2
B.3
C.4
D.8
【答案】D
【解析】8位二进制信息代表8个二进制编码,需要8个不同的触发器进行储存。
三、综合题
11.某电路如图所示,A 和B 为输入,out 为输出,试写出其逻辑表达式,并说明它是什么逻辑电路。
图
A 作为传输门的控制信号,B 作为输入信号,【答案】由图分析可知,通过反相器输出给out ,
当A=0时,Mpl 与Mnl 同时截止,传输门截止,输出为高阻态;当A=1时,传输门导通,输出为。因此,逻辑表达式为即为带控制端的反相器电路。