当前位置:问答库>考研试题

2018年兰州理工大学电气工程与信息工程学院807电子技术基础A之电子技术基础-数字部分考研基础五套测试题

  摘要

一、选择题

1. 如图所示各电路中,减法计数器是( )。

【答案】A

【解析】异步三位二进制计数器采用T ’触发器实现。AD 两项,为上升沿触发,

应以

依次作为三个触发器的脉冲信号。BC 两项,为下降沿触发,应以

作为三个触发器的脉冲信号。

2. 以下代码中为无权码的为( )。

A.8421BCD 码B.5421BCD 码C. 余三码D. 格雷码

【答案】CD

【解析】位权:在某一进位制的数中,每一位的大小都对应着该位上的数码乘上一个固定的数,这个固定的数就是这一位的权数,权数是一个幂。明显AB 每位上表示某一个数值,CD 只是为了方便设定的编码。

3. 下列描述不正确的是( )。

A. 触发器具有两种状态,当Q=1时触发器处于1态

B. 时序电路必然存在状态循环

C. 异步时序电路的响应速度要比同步时序电路的响应速度慢

D. 主从JK 触发器具有一次变化现象

【答案】A

【解析】触发器的状态还包括不定状态,比如在RS 触发器中,当RS=11时,状态不定;研

依次

究的时序电路主要是要不间断给出信号,理论上来讲需要状态的不断循环;异步时序电路通过一些门电路再传输信号,而同步信号的数据传输直接通过时钟脉冲进行统一的传输,减少了传输过程的时间延迟。

4. 不适合对高频信号进行

A. 并联比较型

B. 逐次逼近型

C. 双积分型

D. 不能确定

【答案】C

【解析】双积分型转换器的原理是运用RC 对时间进行积分,当有高频信号时,会影响RC 积分器固定频率的时钟脉冲计数,影响结果。

5. 数字系统的实现的方法中,系统体积小、功耗低、可靠性高、易于进行修改的是( )。

A. 采用通用的集成逻辑器件

B. 采用单片微处理器作为核心实现。

C. 采用可编程逻辑器件PLD 。

D. 设计功能完整的数字系统芯片

【答案】C

6. 为将D 触发器转换为T 触发器,图所示电路的虚线框内应是( )。

A. 或非门

B. 与非门

C. 异或门

D. 同或门

【答案】D

【解析】由T 触发器和D 触发器的触发方程可得:

输入

与作同或运算,与Qn 作异或运算。

转换器,参考电压为4.096V ,其量化单位为( )。 7. —个12位的逐次近式

A.lmV

B.2mV

C.4mV

D.8mV ,需要令

转换的是( )。

【答案】A

【解析】量化单位等于

8. 设计一“00001111”串行序列发生器,最少需要触发器个数是( )。

A.4个

B.3个

C.5个

D.8个

【答案】B

【解析】设有三个不同的变量前三个状态可以确定下一个状态,比如确定输出状态为1,001的时候为1,依次类推,八个输出需要计数器至少有8个不同的状态。

9. 某计数器的状态转换图如图所示,其该计数器的模为( )。

A. 三

B. 四

C. 五

D. 八

【答案】C

【解析】循环状态的有5个,也就是说当计数器使用的过程中只有这5个状态才能保持一直计数。

10.8路数据分配器有( )个数据输入线。

A.2

B.3

C.8

D.1

【答案】C

【解析】数据分配是将公共数据线上的数据根据需要送到不同的通道上去,实现数据分配功能的逻辑电路称为数据分配器,8路数据分配的是3条地址线8个不同的数据。

二、简答题