当前位置:问答库>考研试题

2017年长安理工大学集成电路工艺原理、电子线路之电子技术基础-数字部分复试实战预测五套卷

  摘要

一、简答题

1. 分析图(a )所示由两个与或非门组成的钟控触发器,写出真值表,状态转换真值表,特征方程,约束条件,状态转换图及激励表。

图(a )

【答案】当CP=0时,

表(a ) 表(b )

当CP=1时,真值表如表(a )所列,激励表如表(b )所列。

(3)特征方程及约束条件:卡诺图如图(b )所示。

图(b )

(4)状态转换图及激励表如图(c )所示,激励表如表(c )所列。

图(c )

表(c )

2. 计数型D/A转换器框图如图所示。设图中D/A转换器输出最大电压.. 为被转换信号电压,X 为转换器控制端,CP 为时钟输入端,转换器工作前X=〇,

使计数器清零。当

,比较器输出.

(1)输出端的二进制数

(2)电路的转换误差为多少伏?

(3)如何提高转换精度?

;当时,是多少? 。现设定=4.2V,试问:

【答案】(1)由于最小量化单位

因此

(2)转换误差为

A/D转换器输出端加负向偏移电压

时,应使 ,提高转换器的分辨率,减小量化误差。

(3)提高转换误差可从两方面着手,一是增加计数器的位数,减少最小量化单位;二是在

3. 说明如图(a )所示电路的名称。计算电路的暂稳时间根据计算值确定哪一个输入触发信号是合理的,并分别画出在这两个输入信号作用下的输出波形。

【答案】此电路是555定时器构成的单稳态触发器。根据图示参数

由此可以确定,第二个触发输入是符合单稳态触发器对触发信号低电平宽度的要求,即触发信号的低电平宽度要小于暂稳时间。

若采用一个触发信号,由于它的低电平宽度达超过了所以,暂稳态结束后,触

•发信号仍然存在。此时,因此触发输入为低电平,555

定时器的输出应为高电平。当达到

时,触发输入变为高电平,输出才变为低电平。输出相当触发输入的反相。

对第二个触发输入,为单稳态工作状态,输出脉冲宽度被形图如图(b )所示。

4. 设计一个模5运算电路,该电路输入采用8421BCD 码表达的一位十进制数X ,输出Y 为X 除以5之后的余数(也采用8421BCD 码表达)。利用无关项进行化简设计,做出电路的卡诺图,写出输出函数的最小和表达式。

【答案】设该电路的输入用

题意,真值表如表所示。

表 真值表

为输出,输入、输出均为8421BCD 码。根据

根据表得到卡诺图,如图(a )所示。将图(a )图分解为

图(b )、(c )、(d )所示。

的三个子卡诺图,如