当前位置:问答库>考研试题

2017年河海大学845电子技术基础(同等学力加试)复试仿真模拟三套题

  摘要

一、简答题

1. 试画出图1所示的电路,在给定输入时钟作用下的输出波形。设触发器的初态为“0”。

图1 电路图

【答案】根据逻辑图,写出JK 触发器的驱动方程:

根据逻辑图,写出输出方程:

JK 触发器的特征方程:

将触发器的驱动方程代入特征方程,得到状态方程:

根据上式,可以画出在给定输入时钟作用下的输出波形,如图2所示。

图2 波形图

2. 画出下面逻辑函数的无竞争冒险的或非一或非逻辑线路:

【答案】由逻辑式F 画出卡诺图如图(a )所示。若想用最少的或非门实现,应用圈0法化简,为消除竞争 冒险,

加冗余项

所以

第 2 页,共 18 页

从而

电路实现如图(b )所示。

3. 已知TTL 与非门的光二极管正向导通电压

(灌电流),正向电流

(拉电流),二极管导诵时

饱和压降

求图所示两个发光二极管驱动电路中R 及的取值范围(不必规范化)。

【答案】(1)由图(a )所示电路可得

所以,R 的取值范围为

(2)由图 (b )所示电路可得

式中,

IDmin 应取发光二极管正向电流的最小值,式中,即5mA 。所以,的取值范围为

第 3 页,共 18 页

4. 化简逻辑函数,且AB+AC=0, 并用与非门实现该逻辑。

【答案】根据题意,列出卡诺图如图(a )所示,化简卡诺图得:

故可以画出用与非门实现的逻辑图,如图(b )所示。

5. 试写出如图所示各门电路的输出函数表达式。

对于TTL 门电路:设定

对于CMOS 门电路:设定

以C 点

恒为高电平1,故0, 故

; 当

时TG 门止,

,所以C 点恒为低电平

(2)对于图(b )的CMOS 与非门,C 点的信号幅值小于(3)对于图(c )的CMOS 门电路,在4=0时TG 门通,C 点通过电阻到地,C=0, 所以C 点恒为低电平0, 故

6. 由可编程逻辑阵列构成的组合逻辑电路如图所示。

(1)写出

的逻辑函数表达式;

(2)列出输入输出的真值表; (3)说明电路的逻辑功能。

第 4 页,共 18 页

【答案】(1)对于图(a )的TTL 与非门,C 点对地的等效电阻为