2017年哈尔滨工业大学电气工程及自动化学院827电路与数字电子技术之电子技术基础-数字部分考研题库
● 摘要
一、选择题
1. —个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz , 经过( )可转换为4位并行数据输出。
A.8ms B.4ms C.8μs
D.4μs 【答案】B
【解析】串行数据逐一输入,一位数据输入时间l/lkHz=lms, 4位为4ms 。
2. 数字系统的实现的方法中,系统体积小、功耗低、可靠性高、易于进行修改的是( )。
A. 采用通用的集成逻辑器件 B. 采用单片微处理器作为核心实现。 C. 采用可编程逻辑器件PLD 。 D. 设计功能完整的数字系统芯片 【答案】C
3. 要构成容量为
A.2 B.4 C.8 D.32
【答案】D
的RAM , 需要多少片容量为
的RAM? ( )
【解析】总内存容量相同
,
4. 数/模转换器的分辨率取决于( )。
A. 输入数字量的位数,位数越多分辨率越高; B. 输出模拟电压C. 参考电压【答案】A
的大小,
越大,分辨率越高; 越大,分辨率越高;
的大小,
D. 运放中反馈电阻的大小,电阻越大,分辨率越高
【解析】分辨率以输出二进制数或十进制数的位数表示,它表明辨能力。n 位二进制数字输出的输入电压的最小差异为满量程输入的
转换器应能区分输入模拟电压的
第 2 页,共 70 页
转换器对输入信号的分个不同等级大小,能区分
5. 将十进制数36转换为二进制数,应该是( )。
A.11011010 B.111000 C.100100 D.101010010 【答案】C 【解析】
6. OC 门在使用时,下列说法哪个是错误的是( )。
A. 输出端可以并联;
B. 使用时,应在输出端和电源之间接一个电阻; C. 输出端并联实现或逻辑关系;
D.0C 门在工作时,输出端有两个状态,高电平、低电平。 【答案】C
【解析】0C 门输出端并联并接上上拉电阻接电源可以实现“线与”逻辑关系,改变上拉电阻所连接的电源大小可以实现输出电平的变化。
7. 容量为位的ROM 共有( )条地址线。
A.13 B.14 C.8 D.16
【答案】A 【解析】
8. 图所示电路是( )。
A. 无稳态触发器 B. 单稳态触发器 C. 双稳态触发器 D. 多谐振荡器
图
【答案】B
【解析】首先该电路有输入端,一定不会是多谐振荡器。若以555定时器的
第 3 页,共 70 页
端作为触发信
号的输入端,并将由和R 组成的反相器输出电压端,同时在对地接入电容C ,
则构成单稳态触发器。
9. 为构成的RAM 区,共需
A.64 B.32 C.16 D.8
【答案】C 【解析】
10.若函数
位的RAM 芯片( )片。
则有( )。
【答案】D 【解析】小项,故应选D 。
可见
包含
中所有最
二、填空题
11.X 对应的原码为111010,则2X 对应的8位原码为_____,
【答案】10110100; 11110011。
2X=11010X10=110100, 【解析】首先X 原码的最高位是1,可以判断X 是负数,先不看符号位,改成8
位1;
原
码
最
高
位
加
对应的8位补码形式为_____。
12.主从JK 触发器的一次变化问题是指:在时钟信号为高电平期间_____(①生触发器状态只能改变一次;②生触发器状态必能改变一次)。
【答案】①
【解析】主触发器本身为同步RS 触发器,在CP=1的全部时间输入信号都将对主触发器其控制作用,状态只能改变一次,可能会是保持,不是必改变一次。
第 4 页,共 70 页
相关内容
相关标签