2018年辽宁师范大学物理与电子技术学院719数字与逻辑电路之电子技术基础-数字部分考研强化五套模拟题
● 摘要
一、简答题
1. 图所示电路,已知三极管T 的平漏电流路,
其范围有多大?
输出低电平
问:在三极管的集电极输出满足
,
时的最大允许灌电流
OC 门门
截止时输出高电为TTL 门电时,RB 的取值
图
【答案】输入高电平时,TTL 与非门和或非门输入漏电流都等于每个输入端的等于该与非门的
(1)门流
乘以输入端
数。输入低电平时,TTL 与非门和或非门的输入端都有电流流出,但TTL 与非门流出的电流总和
从TTL 或非门输入端流出的电流总和等于Iis 乘以接低电平的或输入端数。
T 截止。集电极电位
满足高电平要求。注意,
还应满足
的要求,即(2
)门
截止时:
门
截止时,T 导通,当晶体管饱和时
,
因此应使T 的基极电
流
结论:
2. 写出如图所示的触发器的特征方程
此电路完成的是哪一种触发器的逻辑功能?
集电极电流
得
导通时灌电
导通时:门
图
【答案】由图知,CP=0时,D 触发器状态保持,
同T 触发器的特征方程相比较:
3. 设计一个异步7进制加法计数器。
【答案】(1)7进制计数器有7个有效状态
表
故至少需要3个触发器
另外用Y
表示进位输出变量。进行状态编码后,列出状态转换表如表所示。
CP=1时,
电路的状态方程为
则该电路相当于一个T 型触发器的逻辑功能,电路输入K 相当于式中T 。
(2)求各触发器的时钟方程。为了选择方便,由状态表画出电路的时序图,如图(a )所示。由时序图可得
图
(3)假设用JK 触发器来实现。由状态转换图可得到电路的次态卡诺图如图(b )所示,根据次态卡诺图和JK 触发器的驱动表可得三个触发器各自的驱动卡诺图,如图(c
)所示。
专注考研专业课13年,提供海量考研优质文档!
图
根据驱动卡诺图写出驱动方程:
再画出输出卡诺图如图(d )所示,可得电路的输出方程:
画出异步七进制计数器的逻辑图如图
(e
)所示。
检查能否自启动。画出电路完整的状态图,如图(f )所示。可见,如果电路进入无效状态111时,在CP 脉冲作用下可进入有效状态000, 所以电路能够自启动。
4. 试说明下列寄存器传输语言所描述的功能
【答案】(1)寄存器A 的内容与B 的内容相减,结果送到寄存器A 。