2017年华中科技大学武汉国家光电实验室831电子技术基础之电子技术基础-数字部分考研题库
● 摘要
一、填空题
1. 若采用JK 触发器实现转移方程对应的激励方程应写为_____。
【答案】J=K=1; 程为
2. 无符号二进制数
【答案】
经比较可得结果;D 触发器特性方
【解析】JK 触发器的特性方程为
则对应的激励方程应写为_____;若采用D 触发器,
的等值八进制数是_____。
【解析】
3. 主从JK 触发器的一次变化问题是指:在时钟信号为高电平期间_____(①生触发器状态只能改变一次;②生触发器状态必能改变一次)。
【答案】①
【解析】主触发器本身为同步RS 触发器,在CP=1的全部时间输入信号都将对主触发器其控制作用,状态只能改变一次,可能会是保持,不是必改变一次。
4. 1个8位D/A转换器的最小输出电压
,当输入代码为00100110时,
输出电压
=_____V; 如果要将一个最大幅值为5.IV 的模拟信号转换为数字信号,要求模拟信号每变化20mv 就能使数字信号最低位(LSB )发生变化,那么应选用至少_____位的转换。
【答案】0.76; 8。 【解析】(1)(2)由
可得
5. 用555构成的施密特电路,有_____个稳定状态。
【答案】2
【解析】555定时器的阈值输入端与触发输入端相接构成施密特触发器,输出具有两个稳定状态,其正、负向阈值电压分别为
6. 通常以是否有_____作为区别功能部件和数字系统的标志。
【答案】控制单元
7. 电路如图所示,其中的门电路均为TTL 门,则
_____;_____。
图
【答案】同或,
8. —个三级环形计数器的初始状态是态
=_____。 【答案】010
【解析】经过3的倍数个周期后,即39个周期后,
9. 己知,
约束条件的逻辑函数,则F 的最简与或式为_____。
【答案】
【解析】画卡诺图如图所示。
则40周期后
F 为具有
为高位),则经过40个时钟周期后的状
,接小阻值电阻接地相当于接低电平,再同A
【解析】悬空高电平,输入为1,
图卡诺图
10.用移位寄存器产生1101010序列,至少需要_____位的移位寄存器。
【答案】6
【解析】共七位序列数,故至少需要3位,又经验证使用三、四、五级移位寄存器均存在状态重复,故至少为6位。由于采用移位寄存器,而且状态在序列中没有循环,移位寄存器在传输过程中数据是一次传递的,所以需要至少6位移位寄存器,状态转换表如表所列。
表
二、简答题
11.电路如图1所示,假设初始状态
图1
(1)写出驱动方程、列出状态转换表、画出完整的状态转换图; (2)试分析由(3)画出CP 作用下
构成的是几进制计数器; 的波形图。
由状态方程可得状态转换表如表所示。
表
【答案】由电路图可知,JK 触发器的驱动方程和状态方程为
以为高位,完整状态转换图如图2(a )所示。
相关内容
相关标签