当前位置:问答库>考研试题

2017年华中科技大学生命科学与技术学院831电子技术基础之电子技术基础-数字部分考研仿真模拟题

  摘要

一、填空题

1. ADC 输出为八位二进制数,输入信号的最大值为5V ,其分辨率为_____。

【答案】0.020V 【解析】

2. 逻辑函数

【答案】

【解析】对于任何一个逻辑式Y ,若将其中的0, 则得到一个新的逻辑式

3. 无符号二进制数

【答案】

这个

换成

的最简与或表达式为_____,其对偶式的最简与或表达式为[13]。

换成

0换成1; 1换成

就称为Y 的对偶式,或者说Y 和的等值八进制数是_____。

互为对偶式。

【解析】

4. 三位二进制减法计数器的初始状态为101,四个CP 脉冲后它的状态为_____。

【答案】001

【解析】初始状态为101,四个CP 脉冲后101+100=1001,1001的首位是进位,所以不显示。

5. 试用D 触发器实现T 触发器的功能,写出逻辑表达式_____。

【答案】

对比可得。

T 触发器的逻辑功能为【解析】D 触发器的逻辑功能为

6. 用移位寄存器产生1101010序列,至少需要_____位的移位寄存器。

【答案】6

【解析】共七位序列数,故至少需要3位,又经验证使用三、四、五级移位寄存器均存在状态重复,故至少为6位。由于采用移位寄存器,而且状态在序列中没有循环,移位寄存器在传输过程中数据是一次传递的,所以需要至少6位移位寄存器,状态转换表如表所列。

7. 通常以是否有_____作为区别功能部件和数字系统的标志。

【答案】控制单元

8. ROM 的存储阵列如图所示,存储“1”的存储单元用“•”表示。化简后的逻辑表达式为_____;的逻辑表达式为_____

;的逻辑表达式为_____。

【答案】

【解析】ROM 的存储阵列上用点加深的地方代表一个最小项,表达式就是最小项之和。

9. 设ROM 的地址为输出为该ROM 的容量为_____bit。

【答案】1K

【解析】若ROM 的地址位数为n ,输出位数为M , 则字数为

字长为M ,其容量常表示为

字数与字长的乘积。题中n=8,M=4,贝!JROM 容量为

10.若CMOS 数字集成电路的电源电压为15V , 则它的直流噪声容限为_____。

【答案】6.75。

【解析】CMOS 集成电路的电压噪声容限可达电源电压值的限值基本相等。

且高电平和低电平的噪声容

二、简答题

11.用MSI 计数芯片74LS161或74LS160设计十三进制计数器。必要时可用少量门电路。

【答案】方法一:异步清0法

电路如图(1)所示。计数脉冲加到CP 输入端,计数控制端EP 、ET 和置数控制端接高电平1,以使

电路允许计数;然后用一个与非门实时监视计数器的状态,当计数到1101(即

,立即将计数器强行复0。

上:

时,与非门输出低电平,此低电平加到直接复位端

图(1) 用异步清0法和74LS161构成十三进制加计数器

方法二:同步置0法

电路如图图(2)所示,计数脉冲CP 加到CP 输入端;计数控制端EP ,ET 接高电平1(允许;直接复位端计数)

加到并行置数控制端

;并行输入数据接高电平1(不清0)

均接低电平0;然后用

)时,与非门输出低电平,此低电平

一个与非门实时监视计数器的状态,当计数到1100(即

上,使允许并行置数,下一个CP 脉冲到达时计数器即被置数为0000。

图(2) 用同步置0法构成十三进制加计数器

方法三:同步置数法

电路如图(3)所示,图中并行输入数据

设置为0011,当电路计数到1111时,