当前位置:问答库>考研试题

2017年安庆师范学院电子技术基础(同等学力加试)之电子技术基础-数字部分考研复试核心题库

  摘要

一、简答题

1. 试用4选1数据选择器实现如图(a )所示全减器,

其中

表示低位的借位输入,

表示本位的借位输出。

表示被减数和减数,表示差

图(a )

【答案】(1)根据题意,可列出真值表如下表所示。

(2)画出卡诺图如图 (b )、 (c )所示。化简得

因为选择器的输入端口限制的原因,对卡诺图进行合并如图(d ) (e )所示

电路图如图图(f )所示。

图(f )

2. 采用JK 触发器组成电路,得到如图1所示的输出波形。

(1)试问需要几个触发器。 (2)设计该电路。

(3)检验该电路能否自启动。

图1

【答案】由电路工作波形可知,要求设计实现6进制计数器。 (1)已知计数器有6个有效状态(M=6),因此需要用3个JK 触发器(2)依据波形列出电路的次态卡诺图如图2(a )所示。

图2(a )

化简求得触发器的驱动方程为

设计实现逻辑电路如图2(b )所示。

图2(b )

(3)以Q2为高位,完整状态转换图如图2(c )所示,电路能自启动。

图2(c )

3. 电路如图所示。TTL 与非门输出高电平

已知

确定

晶体管的

的取值范围。

输出低电平

拉电流负载欲使

图 电路图

【答案】由题意可知,为使止状态。

当与非门输出高电平由此时

可以求出

时,

的取值应使晶体管VT 处于饱和状态。

又由于因此,

可以求出的取值为

,则由晶体管VI 、电阻

所构成的电路

必须是反相器,所以晶体管VI 应该工作在开关状态。当与非门输出低电平时,晶体管VI 处于截