当前位置:问答库>论文摘要

题目:边界扫描技术在电路板测试中的应用研究

关键词:互连测试;边界扫描测试技术;可测试性设计;完整性测试

  摘要


目前,伴随着超大规模集成电路技术的普及应用,印刷电路板(Printed Circuit Board,PCB)上的印制线设计密度也随之增高,在电路板生产测试中采用增加测试点和物理探针的方法已经不能够满足实际需求。联合测试行动小组(JTAG)为了提高电路板系统测试的完整性和可靠性,首先制订了边界扫描测试标准(IEEE 1149.1)。边界扫描测试是一种系统级测试技术,主要基于扫描测试方法,扫描测试结构依靠移位寄存器实现,是电路系统的一种可测试性设计(Design For Test, DFT)。通过学习边界扫描测试标准,研究相关电路测试技术资料,结合工程应用,研究怎样在图像处理板测试中应用边界扫描测试技术。

本文目的是采用美国 ASSET InterTech 公司开发的 ScanWorks 边界扫描测试系统,为图像处理电路板开发测试工程。结合实际应用过程中的学习,归纳出应用边界扫描测试技术的电路板可测试性设计方法,主要有:设计电路系统边界扫描测试链路的方法,提高电路系统测试覆盖率的方法,加快电路系统运行速度的方法等。在进行PCB设计时,依照每种集成电路的JTAG设计规范开展可测试性设计,能够较好的利用边界扫描技术的优势,提高电路系统的测试完整性。

本文根据电路图网络表文件和相关集成电路的BSDL文件建立了图像处理板边界扫描测试工程,进行了扫描链测试、互联测试、DSP和CPLD测试路径验证。通过测试数据分析,图像处理板的边界扫描测试能够达到故障诊断的需求,测试故障覆盖率高,故障定位精度能够达到电路系统的具体网络引脚。实践证明,在图像处理电路板的生产测试中增加边界扫描测试,大幅提升了测试效率,改进了测试方法。

相关内容

相关标签