当前位置:问答库>考研试题

2017年湘潭大学信息工程学院844电子技术基础之电子技术基础-数字部分考研题库

  摘要

目录

2017年湘潭大学信息工程学院844电子技术基础之电子技术基础-数字部分考研题库(一) . . 2 2017年湘潭大学信息工程学院844电子技术基础之电子技术基础-数字部分考研题库(二) 18 2017年湘潭大学信息工程学院844电子技术基础之电子技术基础-数字部分考研题库(三) 31 2017年湘潭大学信息工程学院844电子技术基础之电子技术基础-数字部分考研题库(四) 43 2017年湘潭大学信息工程学院844电子技术基础之电子技术基础-数字部分考研题库(五) 55

一、填空题

1. ROM 的存储阵列如图所示,存储“1”的存储单元用“•”表示。化简后的逻辑表达式为_____;的逻辑表达式为_____

;的逻辑表达式为_____。

【答案】

【解析】ROM 的存储阵列上用点加深的地方代表一个最小项,表达式就是最小项之和。

2. 电路如图所示,其中门电路均为TTL 门,则电路输出_____;_____。

【答案】

【解析】(1)中两个与非门,OC 门输出端并联在一起具有“线与”功能(2)中的门电路由于是与非门,其中的一个输入端连低电阻再连地是低电平输入,下端始终输出1,C=1时,上端门电路工作;C=0, 下端N 电路工作。

3. 如图所示门电路的与非逻辑式为

F=_____.

【答案】

【解析】图中所示是或非电路,

4. 用ROM 实现1位全加器,要求容量为_____;实现4位并行加法器(含1位进位输入和1位进位输出),要求容量为_____。

【答案】

【解析】用ROM 与阵列实现1位全加器,有7根行线,根列线;4位并行加法器有根列线,根行线。

5. n 个输入端的二进制译码器,共有_____输出端,对于每一组输入代码,有_____个输出端具有有效电平。

【答案】

个输出。

【解析】二进制译码器是将具有特定含义的二进制码转换成对应的输出信号,且每组二进制只对应一个有效输出,则n 个二进制输入对应

6. 若采用JK 触发器实现转移方程对应的激励方程应写为_____。

【答案】J=K=1;

经比较可得结果;D 触发器特性方

【解析】JK 触发器的特性方程为

则对应的激励方程应写为_____;若采用D 触发器,

程为

7. 试用D 触发器实现T 触发器的功能,写出逻辑表达式_____。

【答案】

T 触发器的逻辑功能为的标准与或式和标准或与式_____。

标准或与式就是

9. 用555构成的施密特电路,有_____个稳定状态。

【答案】2

【解析】D 触发器的逻辑功能为

8. 写出逻辑函数

【答案】【解析】

对比可得。

【解析】555定时器的阈值输入端与触发输入端相接构成施密特触发器,输出具有两个稳定状态,其正、负向阈值电压分别为

10.用2片3-8线译码器74LS138构成4-16线译码器,至少需要使用_____个外加的逻辑门。

【答案】0个

【解析】可以设计为4-16线译码器的4个地址位后三位连3-8线译码器的地址位,首位地址为选通信号,连使能端接高八位的译码器,首位连反相器再连使能端接底八位的译码器。

二、简答题

11.利用集成二进制计数器CT74163和必要的门电路,设计一个分频器。当输入X 为1Hz 方波时,输出y 为60Hz 方波(占空比为1)。要求采用模10计数器和模6计数器串联设计。画出整个电路的逻辑电路连接图,并做出每一个CT74163器件的状态转移图。CT74163的逻辑符号如图1所示。

图1

【答案】由题目分析可知题目的要求是用74163设计一个60进制计数器,采用模10和模6串联。

设计电路图如图2(a )所示,状态转换图如(b )(c )所示。

图2(a )