当前位置:问答库>考研试题

2017年华中科技大学光学与电子信息学院879电子技术基础二专硕之数字电子技术基础考研导师圈点必考题汇编

  摘要

一、填空题

1. 制作ASIC 的方法大体可分为两种,一种是_____,即由半导体厂家制造;另一种是_____,用户通过计算机和开发工具,将所设计的电路或系统" 编程”到芯片上。

【答案】掩模方法;现场可编程方法

2. 用2片3-8线译码器74LS138构成4-16线译码器,至少需要使用_____个外加的逻辑门。

【答案】0个

【解析】可以设计为4-16线译码器的4个地址位后三位连3-8线译码器的地址位,首位地址为选通信号,连使能端接高八位的译码器,首位连反相器再连使能端接底八位的译码器。

3. AD 转换器将范围的温度转换为数字量,要求精确到0.1,至少需要_____位的AD 转换器。AD 转换器将

的模拟电平转换为八位数字量(0V 对应00H ,5V 对应FFH )则2V 电压

转换为数字量为_____,该编码称为_____。

【答案】9; 01100110,均匀编码 【解析】编码。

4. 如图中,

故2v 对应的数字量为102的二进制

为三态门,为TTL 与非门,当C=1时:

(1)若B 端悬空,则万用表的读数近似为_____(0V 、1.4V 、3.6V ); (2)若B 端改接至0.3V ,则万用表的读数近似为_____(0V 、0.3V 、1.4V )。 【答案】1.4V ; 0.3V 。

【解析】C=1时,三态门呈高阻态;若B 端悬空,相当于输入一个高电平,万用表相当于接大阻值电阻接地相当于高电平,由于钳制作用,读数近似为1.4V ; TTL 门输入端接大电阻,相当于高电平输入;B 端接0.3V , 对TTL 与非门的

有钳制作用,使输入为0.2V 。

5. 用ROM 实现1位全加器,要求容量为_____;实现4位并行加法器(含1位进位输入和1位进位输出),要求容量为_____。

【答案】

线,根行线。

6. 已知8421-BCD 码为

【答案】11000011

【解析】相当于求十进制数195的二进制表示。

7. 电路如图所示,其中门电路均为TTL 门,则电路输出

【解析】用ROM 与阵列实现1位全加器,有7根行线,根列线;4位并行加法器有根列

它等值的二进制数为_____。

_____;_____。

【答案】

【解析】(1)中两个与非门,OC 门输出端并联在一起具有“线与”功能(2)中的门电路由于是与非门,其中的一个输入端连低电阻再连地是低电平输入,下端始终输出1,C=1时,上端门电路工作;C=0, 下端N 电路工作。

8. 数字系统从结构上可以划分为_____和_____两部分,因此,数字系统中的二进制信息也划分成_____和_____两大类。

【答案】数据处理单元;控制单元;数据信息;控制信息

9. n 个输入端的二进制译码器,共有_____输出端,对于每一组输入代码,有_____个输出端具有有效电平。

【答案】

个输出。

F 为具有

【解析】二进制译码器是将具有特定含义的二进制码转换成对应的输出信号,且每组二进制只对应一个有效输出,则n 个二进制输入对应

10.己知,

【答案】

【解析】画卡诺图如图所示。

约束条件的逻辑函数,则F 的最简与或式为_____。

图卡诺图

二、简答题

11.对于逻辑函数

(1)列出真值表;

(2)分别写出最小项之和及最大项之积表达式;

(3)化简为最简与或表达式,并画出用与非门实现的逻辑图; (4)化简为最简或与表达式,并画出用或非门实现的逻辑图 【答案】(1)原式可以化简为:

由此可列出真值表如下表所示。

(2)由真值表,可得最小项之和表达式为

最大项之积表达式为

(3)(4)因为

所以用与非门实现如图(a )所示。

所以用或非门画出电路图如图(b )所示。