当前位置:问答库>考研试题

2018年重庆理工大学机械工程学院804电子技术之电子技术基础-数字部分考研核心题库

  摘要

一、简答题

1. (1)指出图1(a )所示触发器的触发方式。(其中

当CP=1时,开关接通。)

为一开关,当CP=0时,开关断开;

图1(a ) 电路(1)

(2)分析图1(b )所示触发器的工作原理,指出其触发方式。

图1(b ) 电路(2)

(3)有如图1(c )所示波形加在(1)、(2)所示的触发器上,画出它们的输出波形。

图1(c ) 电路的输入波形

【答案】(1)图1(a )所示电路为一个D 型锁存器。当CP=0时,左边的传输开关断开,右边的传输开关接通

因此是电平触发。

(2)图1(b )所示电路为一个由两个D 锁存器构成的主从CMOS 触发器:左边一个是主触发器,右边一个是从触发器。当CP=0时,主触发器接数,从触发器锁存;CP=1时,主触发器锁

第 2 页,共 61 页 当CP=1时,左边的传输开关接通,右边的传输开关断开

存,锁存到达主触发器输出端的输入数据D ,从触发器接数,

发的D 型触发器。

(3)设电路的初始状态为1,则输出波形如图2所示,其中

形,是第(2)小题电路的输出波形。

显然,这是一个正边沿触第(1)小题电路的输出波

图2

2. 试用4位并行加法器74LS283设计一个加/减运算电路,当控制信号M=0时它将两个输入4位二进制数相加,而M=1时,它将两个4位二进制数相减。允许附加必要的门电路。74LS283如图(a )所示。

图(a )

【答案】

(如下表所列)。

表 为被加数或被减数,和为原值;作减法运算时,

相当于心皂 为加数或者减数。当作加法运算时,的补码相加。根据题意,写出真值表

第 3 页,共 61 页

专注考研专业课13年,提供海量考研优质文档! 根据真值表以及74LS283的功能表,令

而M=1时,将为减数输入,输出值为和输入M ,当M=0

时将和 直接相加,分别异或作相减,在此采用补码相加的方法,用M 与,输出进位为,则可得电路图如图(b )所示。

图(b )

3. 反相器如图所示。已知,

管的

(1)

(2),UBE=0.7V。请问: 为何值时,三极管饱和, ,输出端灌入电流为多大时,三极管脱离饱和? ,设三极

第 4 页,共 61 页