2018年中南林业科技大学计算机与信息工程学院837电子技术基础之电子技术基础-数字部分考研基础五套测试题
● 摘要
一、填空题
1. 由TTL 与非门组成的电路如图所示。设与非门输出高电平压表内阻为
当输入ABC=000, 开关S 断开时,用万用表测出
_____,
_____。
当输入ABC=101,开关S 闭合时,
低电平为_____,
电_____;
图
【答案】
【解析】当输入ABC=0, 开关S 断开时,只需考虑右侧门电路的输入,开关断开相当于悬空,输入高电平;万用表的内阻很高,相当于高电平输入,经过与非门,输出低电平,由于钳制作用,输入端的电压为1.4V ; 当输入ABC=101,开关S 闭合时,逻辑关系为
输出端并联在一起具有“线与”功能,TTL 与非门输入有“低”,输出必为“高”。
2. —个三级环形计数器的初始状态是态
=_____。 【答案】010
【解析】经过3的倍数个周期后,即39个周期后,则40周期后
3. 数字系统从结构上可以划分为_____和_____两部分,因此,数字系统中的二进制信息也划分成_____和_____两大类。
【答案】数据处理单元;控制单元;数据信息;控制信息
为高位),则经过40个时钟周期后的状
门
4. 图所示电路中输出能实现对时钟信号二分频的电路为_____。
图
【答案】图(d )
【解析】图(a )中,驱动方程为J=l; K=0, 得到状态方程为图(b )中,驱动方程为J=1; K=1,得到状态方程为
输出值恒为1; 图(d )
中,
驱动方程为
二分频。
5. 己知,
约束条件的逻辑函数,则F 的最简与或式为_____。
【答案】
【解析】画卡诺图如图所示。
得到状态方程为
在时钟下降沿被触发,能实现对时钟信号
能实现二分频功能,输出值恒为1; 图(c )中,驱动方程为J=l
;
输出值恒为1; 得到状态方程为
但是JK 触发器被异步置“1”,不
F 为具有
图卡诺图
6. 主从JK 触发器的一次变化问题是指:在时钟信号为高电平期间_____(①生触发器状态只能改变一次;②生触发器状态必能改变一次)。
【答案】①
【解析】主触发器本身为同步RS 触发器,在CP=1的全部时间输入信号都将对主触发器其控制作用,状态只能改变一次,可能会是保持,不是必改变一次。
7. 用555构成的施密特电路,有_____个稳定状态。
【答案】2
【解析】555定时器的阈值输入端与触发输入端相接构成施密特触发器,输出具有两个稳定
专注考研专业课13年,提供海量考研优质文档!
状态,其正、负向阈值电压分别为
8. 试用D
触发器实现T 触发器的功能,写出逻辑表达式_____。
【答案】
对比可得。 时,输出
T 触发器的逻辑功能为【解析】D 触发器的逻辑功能为
9. 74LS138是
3线—8线译码器,译码为输出低电平有效,若输入为
应为_____
【答案】10111111 【解析】
10.写出逻辑函数
【答案】【解析】
标准或与式就是
选择的是
的信号。
的标准与或式和标准或与式_____。
二、简答题
11.已知某同步时序电路如图1所示。
(1)分析该电路,说明其逻辑功能。
(2
)改用时序PLA 实现之,画出逻辑图(PLA 中的触发器仍为后沿触发的JK 触发器)。
图1
【答案】(1)由图1知,4个触发器组成单向右移移位寄存器,X 是串行输入数据,CP 是
移位脉冲,CLR 是清0信号。由电路图求得输出F 为:
可见,这是一个串行数据检测电路,当连续4个输入中有3个或4个1时输出F=l。