当前位置:问答库>考研试题

2017年华中科技大学电子信息与通信学院831电子技术基础之电子技术基础-数字部分考研题库

  摘要

一、填空题

1. 由TTL 门电路组成的电路如图所示,已知它们的低电平输入电流流

试问:

高电平输入电

(1)当A=B=1时,(2)当A=B=0时,

=承受的(拉、灌)电流为_____=承受的(拉、灌)电流为_____

;)

A=B=1时,

;拉电流(输出高电平电流

;)

【答案】灌电流(输出低电平电流

【解析】是与非门,

逻辑方程式为

低电平输出电流为灌电流,由于门电路

A=B=0时,

输出高

一个与非门只有一个电流的输出,其数值

电平,的输出电流为拉电流,向右侧三个输入端输入电流

2. 已知8421-BCD 码为它等值的二进制数为_____。

【答案】11000011

【解析】相当于求十进制数195的二进制表示。

3. 555定时器构成的施密特触发器,若电源电压上触发电平

=_____V,下触发电平

=_____V。

【答案】8; 4

555组成的施密特触发器中,【解析】当不接外接电压时,电路的上触发电平

电压控制端经电容接地,则

触发电平如果参考电压由外接的电压供给,这时

4. 用ROM 实现1位全加器,要求容量为_____;实现4位并行加法器(含1位进位输入和1位进位输出),要求容量为_____。

【答案】线,

根行线。

第 2 页,共 67 页

【解析】用ROM 与阵列实现1位全加器,有7根行线,根列线;4位并行加法器有根列

5. 用2片3-8线译码器74LS138构成4-16线译码器,至少需要使用_____个外加的逻辑门。

【答案】0个

【解析】可以设计为4-16线译码器的4个地址位后三位连3-8线译码器的地址位,首位地址为选通信号,连使能端接高八位的译码器,首位连反相器再连使能端接底八位的译码器。

6. 写出逻辑函数的标准与或式和标准或与式_____。

【答案】【解析】

标准或与式就是

7. 制作ASIC 的方法大体可分为两种,一种是_____,即由半导体厂家制造;另一种是_____,用户通过计算机和开发工具,将所设计的电路或系统" 编程”到芯片上。

【答案】掩模方法;现场可编程方法

8. 设ROM 的地址为

【答案】1K

【解析】若ROM 的地址位数为n ,输出位数为M , 则字数为

字长为M ,其容量常表示为

字数与字长的乘积。题中n=8,M=4,贝!JROM 容量为

9. 若CMOS 数字集成电路的电源电压为15V , 则它的直流噪声容限为_____。

【答案】6.75。

【解析】CMOS 集成电路的电压噪声容限可达电源电压值的限值基本相等。

10.已知8位二进制数码为10100101,则相应的格雷码为_____。

【答案】11110111

【解析】二进制转化为格雷码的规则:从最右边的位开始,每位与其左边相邻的位异或,所得结果作为该位的值,最左边位的值不变。

且高电平和低电平的噪声容

输出为

该ROM 的容量为_____bit。

二、简答题

11.只用一片4选1数据选择器实现逻辑函数路辅助,输入只提供原变量,要求写出设计过程)

【答案】如图(a )(b )所示,可得:

(不允许用逻辑门电

第 3 页,共 67 页

图(a )

图(b )

12.双积分少?

(2)若时钟脉冲频率为(3)若时钟脉冲频率

最大值为5V , 则积分时间常数RC 为多少毫秒?

【答案】(1)当

,要求分辨力

时,二进制计数器的计数容量为

需要用15位二进制计数器。

,则采样一保持时间为多少毫秒?

已知

,积分器输出电压

转换器如图所示,试回答下列问题:

,要求分辨力

7则二进制计数器的容量IV 应该大于多

(1)若被测电压..

(2)当时钟脉冲频率为

,即时钟脉冲周期

第 4 页,共 67 页

时,第一次积分时间为