2017年华东师范大学信息科学技术学院通信工程系883电子线路(模数)(A)之数字电子技术基础考研冲刺密押题
● 摘要
一、简答题
1. 基本R-S FF、TTL 主从JK FF、维持-阻塞D FF、TTL 边沿JK FF和CMOS 主从JK FF组成电路及输入波形如图1所示,画出输出端的波形。
图1
【答案】这5种不同结构的触发器电路的特点如下:
(1)在由与非门构成的基本RS 触发器中,输入信号A 、B 在低电平时起作用,当B 出现低电平时,Q 端置1;当A 出现低电平时,Q 端置0。
(2)TTL 主从JK 触发器属于下降沿触发的触发器。在CP=1期间,若输入1,J 、K 保持不变,则主触发器按照“保持”、“置1”、“置0”和“翻转”四种功能执行;若输入J 、K 发生了变化,
则要考虑主从JK 触发器的“一次变化”问题。
(3)维持-阻塞D 触发器属于上升沿触发的边沿触发器。由时钟CP 上升沿处对应的D 信号决定电路的输出,有异步置位、复位信号均在低电平时起作用。
同样在低电平时起作用。 (4)TTL 边沿JK 触发器属于下降沿触发的边沿触发器。由时钟CP 下降沿处对应的J 、K 信号决定电路的输出,但不存在“一次变化”问题。图中
(5)CMOS 主从JK 触发器属于上升沿触发的边沿触发器。CP=0期间,主触发器接收信号,CP 上升沿到达后从触发器接收主触发器所存的信号,并将此信号送至输出Q 端。异步置位、复位信号高电平起作用。
的波形示于图2中。
图2
2. 同步RS 触发器如图(a )所示。(1)和基本触发器比较起来有何特点?(2)CLK 、R 、S 的波形如图(b )所示,画出对应的Q 波形。
图
【答案】(1)和基本RS 触发器相比,同步RS 触发器工作受时钟控制,CLK=1时触发器接受输入信号,CLK=0时触发器状态保持。抗干扰能力增强。
(2)同步RS 触发器的特性方程为
输入高电平有效,R 、S 分别为置0和置1端,一般R 、S 不能同时为1,若R 、S 同时为1,由电路结构知时,所以Q 端波形如图(c )所示。
3. JK 触发器,时钟波形CP 及输入控制JK 波形如图(a )所示。试分别画出主从型JK 触发器和负边沿JK 触发器输出端Q 的电压波形,设触发器的初始状态为零。
【答案】主从JK 触发器和负边沿JK 触发器的输出波形Q 如图(b )所示。说明如下: (1)主从JK 触发器的输出波形
当
转为1(一次翻转效应)。
前所以触发器翻时,J=K=0,触发器应保持原初始状态0不变,但在
图
当
当
以触发器在
当时,J=K=1,触发器状态翻转, 时,J=l,K=0,触发器翻转为1状态。
变为0状态。
,刖J=l,所,但在时,J=0,K=l,触发器应当清0(即保持原状态0不变)时翻转为1状态(一次翻转效应)。