2017年湖南师范大学物理与信息科学学院844电子技术基础(模、数)之电子技术基础-数字部分考研冲刺密押题
● 摘要
一、填空题
1. 图所示电路中输出能实现对时钟信号二分频的电路为_____。
图
【答案】图(d )
【解析】图(a )中,驱动方程为J=l; K=0, 得到状态方程为图(b )中,驱动方程为J=1; K=1,得到状态方程为
输出值恒为1; 图(d )
中,
驱动方程为
二分频。
2. 如图中,
得到状态方程为
在时钟下降沿被触发,能实现对时钟信号
能实现二分频功能,输出值恒为1; 图(c )中,驱动方程为J=l
;
输出值恒为1; 得到状态方程为
,不但是JK 触发器被异步置“1”
为三态门,为TTL 与非门,当C=1时:
图
(1)若B 端悬空,则万用表的读数近似为_____(0V 、1.4V 、3.6V ); (2)若B 端改接至0.3V ,则万用表的读数近似为_____(0V 、0.3V 、1.4V )。 【答案】1.4V ; 0.3V 。
【解析】C=1时,三态门呈高阻态;若B 端悬空,相当于输入一个高电平,万用表相当于接大阻值电阻接地相当于高电平,由于钳制作用,读数近似为1.4V ; TTL 门输入端接大电阻,相当
于高电平输入;B 端接0.3V , 对TTL 与非门的有钳制作用,使输入为0.2V 。
3. 对于D 触发器,欲使,则输入D=_____。
【答案】
,可得
【解析】根据D 触发器的特性方程
4. 若采用JK 触发器实现转移方程对应的激励方程应写为_____。
【答案】J=K=1;程为
5. 已知某函数
【答案】【解析】
6. 若CMOS 数字集成电路的电源电压
【答案】6.75。
【解析】CMOS 集成电路的电压噪声容限可达电源电压值的限值基本相等。
7. X 对应的原码为111010,则2X 对应的8位原码为_____,
【答案】10110100; 11110011。
2X=11010X10=110100, 【解析】首先X 原码的最高位是1,可以判断X 是负数,先不看符号位,改成8
位1;
原
码
最
高
位
加
且高电平和低电平的噪声容
为15V , 则它的直流噪声容限为_____。
,该函数的反函数
_____。
经比较可得结果;D 触发器特性方
【解析】JK 触发器的特性方程为
则对应的激励方程应写为_____;若采用D 触发器,
对应的8位补码形式为_____。
8. 用ROM 实现1位全加器,要求容量为_____;实现4位并行加法器(含1位进位输入和1位进位输出),要求容量为_____。
【答案】线,
根行线。
【解析】用ROM 与阵列实现1位全加器,有7根行线,根列线;4位并行加法器有根列
9. 通常以是否有_____作为区别功能部件和数字系统的标志。
【答案】控制单元
10.用555构成的施密特电路,有_____个稳定状态。
【答案】2
【解析】555定时器的阈值输入端与触发输入端相接构成施密特触发器,输出具有两个稳定状态,其正、负向阈值电压分别为
二、简答题
11.设计一个并行传输7位二进制码的奇偶校验电路,采用偶校验方式,即发送端的校验位为补偶位,接收端根据接受的全部数据进行校验,试分别画出发送端和接收端的电路,并叙述校验过程。
【答案】设输入端并行输入的7位数据为据奇偶校验电路的原理,且题目要求偶校验,令校验位
当输入偶数个1时,若
发送端与接收端的电路图如图所示。
校验过程:发送端并行发送7位,生成一位校验位,共8位,在接收端对接收到的8位二进制码采用校验电路,对接收的信号进行异或,如果输出端的的校验输出为“0”说明传输没有出错,如 果输出端的校验输出为“1”说明传输出错,反馈到输入端,重新传输一遍,达到校验错误的功能。
当输入奇数个1时,
说明传输没有出错,否则传输出错。
在接收端共可接受到8位数据
生成的校验位记做
根
图
12.用8选1数据选择器设计一个函数发生电路,当选择输入端入A 、B 的关系如表(a ),8选1数据选择器的框图如图1所示。
其中,8选1数据选择器功能:G 为使能端,低电平有效。
时,
时,
为不同状态时,输出L 和输为选择输入。当G=0, 有:
相关内容
相关标签