当前位置:问答库>考研试题

2017年上海大学机电工程与自动化学院836电子技术之电子技术基础-数字部分考研导师圈点必考题汇编

  摘要

一、简答题

1. 图1(a )所示为由触发器和门电路组成的系统。触发器的开关参数如下:

图1(a )

与门的传输延迟为:(1)求系统的数据输入建立时间或门的传输延迟 异或门的传输延迟

(2)系统的时钟及数据输入1的波形如图1(b )所示,请画出Q 的波形,并标明Q 对于时钟及数据输入1的延迟。(假定时钟的数据输入1能分别到达E 端和D 端。)

图1(b ) 时间波形

【答案】(1)由图1(a )可见:

或门的传输延迟输延迟

异或门的传输延迟触发器的建立时间与门的传

图2 电路中D 、E 、Q 点的波形

(2)由图1(b )可知,时钟信号经与门到达E 端,与门的传输延迟时间

形如图2(a )所示。

数据输入1到达D 的延迟时间=或门的传输延

所以D 波形如图2(b )所示。

在E=1时触发器的输出Q 等于D 端波形,但延时

时,E 上跳变到高电平1,Q 等于D 端波形,但延时在E=0时保持原状态;当(因为D —直为高电平,只有E +异或门的传输延迟,

即故E 波

,所以Q 波形如图2(c )所示。 跳变)

2. 用组合PLA 及触发器设计5421BCD 的21进制计数器及7段显示译码电路,画出阵列图。

【答案】(1)设计5421BCD 码的21进制计数器,状态转换表如表 (a )所示。

表 (a )状态转换表

卡诺图如图 (a )所示。

图 (a )

可以得到驱动方程为

(2)设计7段显示译码电路,状态转换表如表 (b )所示。

表 (b )

卡诺图如图 (b )所示。