当前位置:问答库>考研试题

2017年上海大学机电工程与自动化学院836电子技术之电子技术基础-数字部分考研强化模拟题

  摘要

一、简答题

1. 已知某

【答案】

2. 试用4位并行加法器74LS283设计一个加/减运算电路,当控制信号M=0时它将两个输入4位二进制数相加,而M=1时,它将两个4位二进制数相减。允许附加必要的门电路。74LS283如图(a )所示。

转换电路,最小分辨电压

最大满刻度输出电压

=l0V, 试求该电路输

入数字量的位数n 应是多少?

图(a )

【答案】

(如下表所列)。

为被加数或被减数,

为原值;作减法运算时,

相当于心皂

为加数或者减数。当作加法运算时,

的补码相加。根据题意,写出真值表

根据真值表以及74LS283的功能表,令而M=1时,将为减数输入,输出值为

输入M ,当M=0时将和

直接相加,分别异或作

相减,在此采用补码相加的方法,用M 与,输出进位为,则可得电路图如图(b )所示。

图(b )

3. 分析下述组合逻辑电路,指出图中有无多余的输入端及多余的与非门。若有,请删除。

【答案】根据电路图,可知

化简上述函数式,可得

电路图中的确有多余的输入端及多余的与非门,经过化简可以得到改进的电路图,如图(a )(b )所示。

图(a ) (b )

4. 试设计图(a )所示的组合逻辑电路,要求在控制输入端SA 的特定状态下,输出F 分别为:(1)F=AB;(2)F=A+B;(3)

(4)

【答案】可设时,

时,

则根据4选1数据选择器的特性,可得真值表如表所列。