2017年北京林业大学工学院824控制工程专业基础综合[专业硕士]之电子技术基础-数字部分考研题库
● 摘要
一、简答题
1. 设计一可控同步计数器,
(1)(2)(3)(4)
为控制信号,要求:
时,维持原状态; 时,实现模2计数; 时,实现模4计数; 时,实现模6计数。
【答案】(1)先设计模8计数器,由于模数
可直接写出JK 触发器激励函数。
(2)实现模2计数,只需最低位触发器翻转其余状态不变。
(3)实现模2计数,只需翻转其余状态不变。
(4)要保持状态不变时则:
根据控制信号的作用,和以上分析求出各级J 、K 与的关系。
表
根据
的控制作用,画出输出Z 的组合电路。
2. 双积分型AD 转换器如图所示。
图 电路图
(1)若被测电压(2)若时钟频率(3)若为多少?
【答案】(1)若被检测电压
要求能分辨的最小电压为0.lmV , 则
二进制计数器的容量应大于20000, 需要15位二进制计数器。 (2)若时钟频率为
即时钟周期为
积分时间1为
因此,采样时间大于等于163.84ms 。 (3)积分输出电压为
因
并取
给定
因此积分时间常数
3. 基本R-S FF、TTL 主从JK FF、维持-阻塞D FF、TTL 边沿JK FF和CMOS 主从JK FF组成电路及输入波形如图1所示,画出输出
端的波形。
要求能分辨的最小电压为0.lmV ,则二进制计数器的容量应大于则采样时间=?
欲使积分器输出电压
的最大值为-5V ,积分时间常数应
多少?需要多少位二进制计数器?
则有
图1
【答案】这5种不同结构的触发器电路的特点如下:
(1)在由与非门构成的基本RS 触发器中,输入信号A 、B 在低电平时起作用,当B 出现低电平时,Q 端置1;当A 出现低电平时,Q 端置0。
(2)TTL 主从JK 触发器属于下降沿触发的触发器。在CP=1期间,若输入1,J 、K 保持不变,则主触发器按照“保持”、“置1”、“置0”和“翻转”四种功能执行;若输入J 、K 发生了变化,则要考虑主从JK 触发器的“一次变化”问题。
(3)维持-阻塞D 触发器属于上升沿触发的边沿触发器。由时钟CP 上升沿处对应的D 信号决定电路的输出,有
异步置位、复位信号
均在低电平时起作用。 同样在低电平时起作用。
(4)TTL 边沿JK 触发器属于下降沿触发的边沿触发器。由时钟CP 下降沿处对应的J 、K 信号决定电路的输出,但不存在“一次变化”问题。图中
(5)CMOS 主从JK 触发器属于上升沿触发的边沿触发器。CP=0期间,主触发器接收信号,CP 上升沿到达后从触发器接收主触发器所存的信号,并将此信号送至输出Q 端。异步置位、复位信号
高电平起作用。
的波形示于图2中。