2017年重庆理工大学机械工程院804电子技术(含模拟电路、数字电路)之电子技术基础-数字部分考研冲刺密押题
● 摘要
一、简答题
1. 试画出如图(a )所示的电路在给定输入时钟作用下的输出波形。设触发器的初态为“0”。
【答案】图中触发器的状态方程为来临时触发器翻转。
输出方程
输出波形如图(b )所示。
故每当CP 信号的下降沿
图
2. 图1所示为四位二进制加法计数器,其功能表见表所示。试将两片CT74161采用同步级联方式及总体反馈归零法设计成一个23进制计数器,要求写出设计过程并画出连接图。
图1 表
【答案】CT74161是一个四位二进制加法计数器,其模为16, 要实现一个23进制计数器,需要两片,
如图2所示。
图2
3 影响TTL 门电路开关速度的主要因素是什么?ECL 门电路能够实现高速开关的原因是什么? .
【答案】(l )TTL 门中BJT 工作在饱和、截止状态,因存储电荷效应使开关速度受到限制。 (2)ECL 的BJT 工作在截止区和放大区,避免了BJT 因工作在饱和状态而产生的存储电荷问题;ECL 逻辑电平的电压摆幅小。
4. 设被采集信号的最高频率为
幅度变化范围要求AD 转换器的分辨率优于
5mV 。你认为从逐次逼近型、双积分型及高速并行的AD 转换器中选择哪种最为合理?为什么?通过计算说明AD 转换器的位数至少应为多少?
【答案】
已知输入信号频率为本高;因此选用逐次逼近型ADC 。
根据题意可知,
5. 在图(a )所示电路中,输入信号如图(b )所示。设的波形。
初始状态为1,试画出输出端
AD 转换位数n 应满足
因此选择转换器的位数为n=10bit。
,
则采样频率应为
,逐次逼近型ADC
采样频率可达到50kHz 左右,所需转换时间约为20叫;双积分型转换速度不够,高速ADC 的成
图
【答案】图中
为异步清零信号,且低电平有效。D 触发器在脉冲信号的上升沿触发,JK
则可以画出输出端仏和仏的波形图如图(c )所示。
6. 集成单稳态电路74121的功能如表所示,电路符号如图1所示。试设计一能实现图2所示输入输出波形的延时电路。
表 74121的功能表
触发器在脉冲信号的下降沿触发,且状态方程为
图1 74121的电路符号
图2 电路的输入输出波形
(1)如果已知(2)如果令
试计算试计算
的值; 的值。
【答案】(1)实现的电路图如图3所示。
相关内容
相关标签