当前位置:问答库>考研试题

2017年西北师范大学物理与电子工程学院820电子技术之电子技术基础-数字部分考研强化模拟题

  摘要

一、选择题

1. 图所示的电路中,若

A. B. C. D.

蝕发器的新态和输出是( )。

【答案】C

【解析】由题意可以写出图中电路的状态方程式,

2. 为了把串行输入的数据转换为并行输出的数据,可以使用( )。

A. 寄存器 B. 移位寄存器 C. 计数器 D. 存储器 【答案】B

【解析】移位寄存器能能够串行输入串行输出,串行输入并行输出。

3. 将十进制数36转换为二进制数,应该是( )。

A.11011010 B.111000 C.100100 D.101010010 【答案】C 【解析】

4. 要构成容量为

A.2 B.4 C.8 D.32

【答案】D

的RAM , 需要多少片容量为

的RAM? ( )

【解析】总内存容量相同

5. 比较两位二进制数和

时输出F=1,则F 表达式是( )。

【答案】C 【解析】

6. —个四位二进制码加法计数器的起始值为1001,经过100个时钟脉冲后的值为( )。

A.1110 B.1111 C.1101 D.1100 【答案】C

【解析】1001经过16的倍数个周期后仍为1001,即96个时钟脉冲后计数器显示1001,再经历四个脉冲,即100个周期时,计数为1001+0100(4)=1101。

7. 为了使钟控RS 触发器的次态为1,RS 的取值应为( )。

A.RS=0 B.RS=01 C.RS=10 D.RS=11 【答案】B

【解析】当S=l,R=0时,

在SD=1;当S=0, R=1时

当S=R=0

时,电路维持原来的状态不变。

8. 可以将输出端直接并联实现“线与”逻辑的门电路是( )。

A. 三态输出的门电路;

B. 推拉式输出结构的TTL 门电路 C. 集电极开路输出的TTL 门电路 D. 互补输出结构的CMOS 门电路 【答案】A

【解析】BC 两项,一般TTL 门输出端并不能直接并联使用,否则这些门的输出管之间由于,而烧坏器件。D 项,互不输出CMOS 门电路,输出端直低阻抗形成很大的短路电流(灌电流)接并联实现线或。

9. 下列逻辑等式中不成立的有( )。

【答案】B 【解析】

10.—个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz , 经过( )可转换为4位并行数据输出。

A.8ms B.4ms C.8μs

D.4μs 【答案】B

【解析】串行数据逐一输入,一位数据输入时间l/lkHz=lms, 4位为4ms 。

二、填空题

11.三位二进制减法计数器的初始状态为101,四个CP 脉冲后它的状态为_____。

【答案】001

【解析】初始状态为101,四个CP 脉冲后101+100=1001,1001的首位是进位,所以不显示。

12.试用D 触发器实现T 触发器的功能,写出逻辑表达式_____。

【答案】

对比可得。

_____。

T 触发器的逻辑功能为【解析】D 触发器的逻辑功能为

13.电路如图所示,其中门电路均为TTL 门,则电路输出_____;

【答案】

【解析】(1)中两个与非门,OC 门输出端并联在一起具有“线与”功能(2)中的门电路由于是与非门,其中的一个输入端连低电阻再连地是低电平输入,下端始终输出1,C=1时,上端门电路工作;C=0, 下端N 电路工作。