2017年华中科技大学机械科学与工程学院831电子技术基础之电子技术基础-数字部分考研强化模拟题
● 摘要
一、填空题
1. 已知8421-BCD 码为
【答案】11000011
【解析】相当于求十进制数195的二进制表示。
2. 己知,
约束条件的逻辑函数,则F 的最简与或式为_____。
【答案】
【解析】画卡诺图如图所示。
它等值的二进制数为_____。
F 为具有
图卡诺图
3. 若采用JK 触发器实现转移方程对应的激励方程应写为_____。
【答案】J=K=1;
经比较可得结果;D 触发器特性方
【解析】JK 触发器的特性方程为
则对应的激励方程应写为_____;若采用D 触发器,
程为
4. 74LS138是3线—8线译码器,译码为输出低电平有效,若输入为
应为_____
【答案】10111111
【解析】选择的是的信号。
5. 电路如图所示,其中的门电路均为TTL 门,则
时,
输出
_____;_____。
图
【答案】同或,
6. 逻辑表达式
【答案】可能
【解析】当A=B=1时,
7. 8位DA 转换器当输入数字量只有最高位为高电平时输出电压为5V ; 若只有最低位为高电平,则输出电压为_____,若输入为10001000, 则输出电压为_____。
【答案】
8. 用ROM 实现1位全加器,要求容量为_____;实现4位并行加法器(含1位进位输入和1位进位输出),要求容量为_____。
【答案】
【解析】用ROM 与阵列实现1位全加器,有7根行线,根列线;4位并行加法器有根列线,根行线。
9. 用2片3-8线译码器74LS138构成4-16线译码器,至少需要使用_____个外加的逻辑门。
【答案】0个
【解析】可以设计为4-16线译码器的4个地址位后三位连3-8线译码器的地址位,首位地址为选通信号,连使能端接高八位的译码器,首位连反相器再连使能端接底八位的译码器。
10.写出逻辑函動的标准与或式和标准或与式_____。
【答案】【解析】
标准或与式就是
中,_____存在竟争冒险。(可能or 不)
,接小阻值电阻接地相当于接低电平,再同A
【解析】悬空高电平,输入为1,
二、简答题
11.(1)用图 (a )所示的可编程阵列逻辑电路(PAL )实现七进制加计数器。在阵列中,纵、横线交叉处漆黑小圆表示纵、横线连通。图中触发器为正沿触发的D 型触发器。
(2)试说明为什么上述逻辑电路是一个PAL 电路。
图 (a )
【答案】(1)实现七进制加计数器,至少需要3个触发器,其输出设为方程如下:
。则状态转换
卡诺图如图 (b )所示。化简可得状态方程,又根据D 触发器的特性方程可得到D 触发器的驱动
图 (b )状态转换卡诺图
相关内容
相关标签