2017年湖北师范学院计算机科学与技术学院819电子技术基础之电子技术基础-数字部分考研题库
● 摘要
一、简答题
1. 已知TTL 门的参数为
与非门能驱动多少个三输入端与非门。
试确定图所示的二输入端
图
【答案】若与非门的输出为高电平,则
此时的扇出系数为:
此时扇出系数
最多可驱动16个三输入与非门;若与非门的输出为低电平,则为:
2. 只用一片4选1数据选择器实现逻辑函数路辅助,输入只提供原变量,要求写出设计过程)
【答案】如图(a )(b )所示,可得:
最多可驱动6个三输入与非门。
综上,该与非门可驱动6个三输入与非门。
(不允许用逻辑门电
图(a )
图(b )
3. 时序信号产生电路如图1所示,CP 为1kHz 正方波。
(1)说明74161和非门组成电路的逻辑功能; (2)对应CP 输入波形,画出电路中(3)计算(4)试问
的输出脉宽
试问
与CT 的频率比又是多少?
的电压波形。
的频率与CP 的频率比是多少?
(5)如改变74161数据输入,使
图1
【答案】(1)74HC161和非门组成四进制计数器, 。 (2)
的波形如图2所示。
图2
(3)(4)
的输出脉宽
时,
的频率为CP 频率的八分之一。
的频率为CP 频率的四分之一
(5)当=
4. 用函数法化简下列函数为最简与或式。
(1)(2)(3)(4)【答案】⑴
(2)
(3)
(4)
5. 试画出在图1所示输入波形的作用下,上升和下降边沿JK 触发器的输出波形。设触发器的初态为“0”。
图1 输入波形图
【答案】上升和下降边沿JK 触发器的真值表相同,见表。上升沿JK 触发器在时钟的上升沿时触发,下降沿JK 触发器在时钟的下降沿时触发。
按照触发时钟沿和真值表画出上升和下降边沿JK 触发器的输出波形,如图2。