2017年安徽大学电子信息工程学院829数字电路与逻辑设计之电子技术基础-数字部分考研冲刺密押题
● 摘要
一、选择题
1. 图所示电路是( )。
A. 无稳态触发器 B. 单稳态触发器 C. 双稳态触发器 D. 多谐振荡器
图
【答案】B
【解析】首先该电路有输入端,一定不会是多谐振荡器。若以555定时器的号的输入端,并将由
和R 组成的反相器输出电压
端,同时在
则构成单稳态触发器。
2. 为将D 触发器转换为T 触发器,图所示电路的虚线框内应是( )。
A. 或非门 B. 与非门 C. 异或门 D. 同或门
图
【答案】D
端作为触发信
对地接入电容C ,
【解析】由T 触发器和D 触发器的触发方程可得:输入
3. 不适合对高频信号进行
A. 并联比较型 B. 逐次逼近型 C. 双积分型 D. 不能确定 【答案】C 【解析】双积分型
转换的是( )。 与
作同或运算,与Qn 作异或运算。
,需要令
转换器的原理是运用RC 对时间进行积分,当有高频信号时,会影响
RC 积分器固定频率的时钟脉冲计数,影响结果。
4. —个四位二进制码加法计数器的起始值为1001,经过100个时钟脉冲后的值为( )。
A.1110 B.1111 C.1101 D.1100 【答案】C
【解析】1001经过16的倍数个周期后仍为1001,即96个时钟脉冲后计数器显示1001,再经历四个脉冲,即100个周期时,计数为1001+0100(4)=1101。
5. 若要将一异或门当作反相器(非门)使用,则输入端A 、B 端的连接方式是( )。
A.A 和B 并联使用 B.A 或B 中有一个接“0” C.A 或B 中有一个接“1” D. 不能实现 【答案】C 【解析】
非门的逻辑方程为
或者
;并联使用还是异或;A 或B 中
;假如A 接
有一个接“0”,假如A 接0, 则关系式变为F=B,表示原变量;A 或B 中有一个接0, 则关系式变为F=B’,满足题意。
6. 三态逻辑门输出的状态不包括( )。
A. 高电平 B. 低电平 C. 低阻态 D. 闻阻态 【答案】C
【解析】高阻态是为了实现逻辑门不工作时相当于断路。三态输出门电路主要用于总线传输,
,该电路的信号被传到总线上,而其他任何时刻只有一个三态输出电路被使能(输出高、低电平)三态输出电路处于高阻状态。
7. 将十进制数36转换为二进制数,应该是( )。
A.11011010 B.111000 C.100100 D.101010010 【答案】C 【解析】
8. 为构成
A.64 B.32 C.16 D.8
【答案】C 【解析】
9. 比较两位二进制数
和
当
时输出F=1,则F 表达式是( )。
【答案】C 【解析】
10.若用JK 触发器来实现特性方程
A.
B.
C.
D.
【答案】B
【解析】已知JK 触发器的特性方程为以得到令
实现特性方程为
经过比较可
则JK 端的方程应为( )。
的RAM 区,共需
位的RAM 芯片( )片。
二、简答题
相关内容
相关标签