2017年长沙理工大学F0502电子技术基础之电子技术基础-数字部分复试仿真模拟三套题
● 摘要
一、简答题
1. 图(a )中所示的同步可预置4位计数器(CK 为时钟,预置数端为A 〜D ,输出端为当M=1时,电路预置数,当M=0时,电路计数),有如图(b )所示的时序图。图(a )中,门G2的平均传输延迟均为12m , 门
(1)0当M=1时,(2)当M=1时,
到
的平均传输延迟为18ns 。问: 的平均传输延迟为多少?
到
的平均传输延迟呢?
的建立时间、保持时间各为多少?
图 电路及时序图
【答案】(1)D 1的建立时间:输入低电平时
(2)的平均传输延迟为: 12(12(
的平均传输延迟为:
延迟)+(10+15)/2(建立时间均值)+(20+30)/2(置数传输延迟均值)+18(
延
迟)=61.5ns
2. 用与非门设计4变量的多数表决电路。当输入变量A 、B 、C 、D 有3个或3个以上为1时输出为1, 输入为其他状态时输出为0。
【答案】(1)建立4变量表决器的真值表。
依据题意,设A ,B , C, D分别代表参加决议的逻辑变量,F 表示表决结果。如果逻辑变量取值为1表示赞成; 取值为0表示反对。逻辑函数值为1表示决议被通过;逻辑函数值为0表示决议被否决。服从少数服从多数原则, 多数赞成的决议就算通过。“4变量表决器”抽象成真值表形式如下表所列。
第 2 页,共 27 页
输入高电平时
保持时间是
延迟)+(20+30)/2(置数传输延迟均值)+18(延迟)
=55ns
表
(2)卡诺图如图(a )所示,化简得到最简与或式,(3)与非门电路。将最简“与或”式,两次求反可得
图(a )
则用与非门组成的逻辑电路如图(b )所示。
图(b )
3. TTL 与非门有如下特性:输出低电平不高于0.4V ,并允许灌入10mA 电流;输出高电平不低于2.4V , 并允许拉出1mA 电流;输入短路电流为1mA , 输入交叉漏电流为100pA ; 关门电平为0.8V ,开门电平为m 问该TTL 门的扇出头数容限
第 3 页,共 27 页
为多少? 计算低电平噪声容限Unl 和高电平噪声
【答案】(1)求扇出头数
根据题意
,
则
在输出低电平时:在输出高电平时:故
设关门电平为限:
高电平噪声容限:
4. 电路如图所示
,作。
开门电平为
+
(2)计算噪声容限
输入短路电流为
输入交叉漏电流
输入低电平为输入高电平为
,则低电平噪声容
为3线-8线译码器的选通端,当时译码器工
图
(1)虚线框内电路为几进制计数器? (2)已知CP 信号的频率
则
的频率为多少?
【答案】(1)虚线框内计数器采用反馈归零法改变计数进制。当计数器输出为“0110”时,计数器实现异步清零功能,构成6进制计数器。
(2)当计数器输出为“为
5. 设计一个体育比赛中常用的数字跑表。它是通过两个按键来控制计时开始和停止,一个是清零控制按键Reset (简称R 键),另一个是控制
第 4 页,共 27 页
”时,74LS138译码器的输出低电平,则的频率
按键(简称S 键),其工作过程如下:
开始时R 键使跑表为零初始状态。在R 键无效的时候,按一下S 键则计时器开始计时,在此
相关内容
相关标签