2017年中国科学技术大学研究生院科学岛分院810电子学基础之电子技术基础-数字部分考研冲刺密押题
● 摘要
一、选择题
1. 4级移位寄存器,现态为0111,经右移一位后其次态为( )。
A.0011或1011
B.1111或1110
C.1011或1110
D.0011或1111
【答案】B
【解析】实际上移位可以看做小数点做移动,右移相当于小数点右移,应该是前三位为111,最后一位不确定,在阎石教科书中所举的例子从左到右是低位到高位进行的变换。
2. 随机存取存储器RAM 中的内容,当电源断掉后又接通,则存储器中的内容将如何变换?( )
A. 全部改变
B. 全部为1
C. 不确定
D. 保持不变
【答案】C
【解析】随机存储器(RAM )—旦停电以后所存储的数据将随之丢失,内容不定。
3. —个四位二进制码加法计数器的起始值为1001,经过100个时钟脉冲后的值为( )。
A.1110
B.1111
C.1101
D.1100
【答案】C
【解析】1001经过16的倍数个周期后仍为1001,即96个时钟脉冲后计数器显示1001,再经历四个脉冲,即100个周期时,计数为1001+0100(4)=1101。
4. 在双积分
是( )。
转换器中,输入电压在取样时间内的平均值与参考电压应满足的条件
【答案】B
【解析】双积分转换器的原理是将输入的模拟电压信号转换成与之成正比的时间宽度信
内的平均值参考电压当计数第一次就截止,无法号,然后在这个时间宽度里对固定频率的时钟脉冲计数,计数的结果就是正比于输入模拟电压的数字信号。如果输入电压在取样时间测出比例,无法测出电压。
5. 为了把串行输入的数据转换为并行输出的数据,可以使用( )。
A. 寄存器
B. 移位寄存器
C. 计数器
D. 存储器
【答案】B
【解析】移位寄存器能能够串行输入串行输出,串行输入并行输出。
6. 某计数器的状态转换图如图所示,其该计数器的模为( )。
A. 三
B. 四
C. 五
D. 八
图
【答案】C
【解析】循环状态的有5个,也就是说当计数器使用的过程中只有这5个状态才能保持一直计数。
7. 用位的DRAM 设计位的存储器的系统需要的芯片数和地址线的根数是( )。
A.16片,10根
B.8片,10根
C.8片,12根
D.16片,12根
【答案】C
【解析】用小内存芯片设计大内存芯片总内存是保持不变的,芯片数为
将DRAM 每8个设为一组,共4组。先进行组选,在进行片选,所需要的地址线包括组选4根,片选8根,共12根。
8. 设计一“00001111”串行序列发生器,最少需要触发器个数是( )。
A.4个
B.3个
C.5个
D.8个
【答案】B
【解析】设有三个不同的变量前三个状态可以确定下一个状态,比如确定输出状态为1,001的时候为1,依次类推,八个输出需要计数器至少有8个不同的状态。
9. 下列AD 转换器中,转换速度最快的是( ),抗干扰能力最强的是( )。
A. 逐次逼近型
B. 并行比较型
C. 双积分型
【答案】BC
【解析】并行比较型A/D转换器由于含有寄存器而不需附加取样-保持电路,转换速度快。并
联比较型转换器的转换速度最快,
逐次渐近型转换器的转换速度次之,间接转换器的转换速度要低得多。
10.—个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz , 经过( )可转换为4位并行数据输出。
A.8ms
B.4ms
C.8μs
D.4μs
【答案】B
【解析】串行数据逐一输入,一位数据输入时间l/lkHz=lms, 4位为4ms 。
二、简答题
11.集成单稳态电路74121的功能如表所示,电路符号如图1所示。试设计一能实现图2所示输入输出波形的延时电路。
表 74121的功能表