当前位置:问答库>考研试题

2017年厦门大学机电工程系822微机原理考研仿真模拟题

  摘要

一、选择题

1. 8088CPU 复位后,程序重新开始执行的逻辑地址为( )。

A.FFFFH :FFF0H

B.FFFFH :0000H

C.0000H :0000H

【答案】B

【解析】8086/8088CPU在复位启动后,指令指针寄存器IP=0、代码段寄存器CS 被设置为0FFFFH ,所以,CPU 将从地址0FFFF0H 开始执行指令。

2. 对于计算机通信,下列说法正确的是:( )。

A. 不管距离远近,计算机只能串行通信,不能并行通信

B. 串行通信只能采用异步方式

C. 不管距离远近,两机间串行通信必须使用调制解调器

D. 与并行通信比,串行通信的主要缺点是速度慢

【答案】D

3. PC 硬件系统在逻辑上看主要由CPU 、内存、外存、输入输出设备以及( )组成。

A. 运算器

B. 键盘

C. 显示器

D. 总线

【答案】D

【解析】运算器为CPU 中的单元,键盘属于输入设备,显示器属于输出设备。PC 硬件系统在逻辑上看主要由CPU 、内存、外存、输入输出设备以及总线组成。

4. 以下可以使寄存器AX 和CF 同时清零的指令为( )。

A.SUB AX,AX

B.XCHG AX,BX

C.PUSH AX

D.XOR AX,BX

【答案】A

【解析】BC 两项,传送类指令不影响标志位。D 项,是“异或”逻辑指令,指令结束后使CF=0,最终“异或”的值由BX 中的内容决定,如果BX 的内容和Ax 中的相等,则结果为0,如果不相等,则结果不为0。A 项,是减法指令,源操作数和目的操作数都是AX ,相减后结果为0回送给AX ,

即AX=0,指令操作没有产生借位,因此CF=0。

5. CPU 响应中断后将从( )取出中断服务程序入口地址。

A. 代码段中

B. 零页向量表中

C. 堆栈段中

D. 数据段中

【答案】B

6. 计算机的发展阶段通常是按计算机所采用的( )来划分的。

A. 内存容量

B. 电子器件

C. 程序设计

D. 操作系统

【答案】B

【解析】计算机的发展阶段通常是按计算机所采用的电子器件来划分的。

7. 动态RAM 芯片在刷新时,刷新逻辑除提供刷新地址外,还必须提供(

示低电平,H 表示高电平)

A. B.

C.

D.

【答案】A

8. 若当前减法运算X —Y 中,使SF=1,OF=l,说明两者比较结果为(

A.X

B.X>Y

C.

D.

【答案】B

【解析】SF=1、0F=1表明X —Y 是正数减负数,产生正溢出。

9. 在中断响应周期内,将IF 置0是由( )。

A. 硬件自动生成的

B. 用户在编制中断服务程序时设置的

C. 关中断指令完成的

【答案】C

【解析】关中断指令CLI 即将IF 置0, 不再响应其他中断请求。

)信号。( L 表 )。

10.8259编程时,中断屏蔽可通过( )设置。

A.OCWO

B.0CW1

C.0CW2

D.0CW3

【答案】B

11.响应可屏蔽中断后,8088CPU 是在什么时候读取中断向量号?( )。

A. 保存断点后

B. 第一中断响应周期

C. 第二中断响应周期 D. 前沿

【答案】C

12.(多选)PCI 是一种目前流行的高性能通用总线,其主要特点是( )。

A. 该总线不依赖于任何CPU ,其时钟与CPU 的时钟频率无关

B. 支持线性突发读写方式

C.PCI 总线上的外围设备可以与CPU 并发工作

D. 不具有即插即用功能

【答案】ABC

【解析】PCI 总线是一种高性能的高端总线。支持突发性读写和并发工作,也支持即插即用。PCI 总线独立于处理器,所以不依赖于任何CPU ,并支持以后的扩展。

二、判断题

13.8255A 上电复位后,所有数据端E1都为输出方式。( )

【答案】错误

【解析】输入复位信号,8255A 内部所有寄存器(包括控制寄存器)均被清除,所有I/O端口(包括口 A 、B 和C )均被置为输入方式。

14.Intel8086CPU 可以访问的I/O空间共有1MB 。( )

【答案】错误

15.芯片8255A 工作在双向方式时,端口A 、端口B 均作为双向数据传送端口,端口C 各位作为它们的应答线。( )

【答案】错误

16.同一指令无论采用什么寻址方式,其指令周期都是相同的。( )

【答案】错误