2018年天津职业技术师范大学电子工程学院805电子技术基础[专硕]之电子技术基础-数字部分考研核心题库
● 摘要
一、选择题
1. 如图所示各电路中,减法计数器是( )。
图
【答案】A
【解析】异步三位二进制计数器采用T ’触发器实现。AD 两项,为上升沿触发,
应以
依次作为三个触发器的脉冲信号。BC 两项,为下降沿触发,应以
依次
作为三个触发器的脉冲信号。
2. 数字系统的实现的方法中,系统体积小、功耗低、可靠性高、易于进行修改的是( )。
A. 采用通用的集成逻辑器件 B. 采用单片微处理器作为核心实现。 C. 采用可编程逻辑器件PLD 。 D. 设计功能完整的数字系统芯片 【答案】C
3. 用此4-1MUX 实现逻辑函数
t 下列逻辑图正确的是( )。
专注考研专业课13年,提供海量考研优质文档!
【答案】AD
【解析】四选一数据选择器的输入输出满足:
4. 与
函数式功能相等的函数表达式是(
)。
【答案】B 【解析】
、, 利用换元法
,令D=BC, 则
5. 与
功能相同的逻辑函数是(
)。
【答案】B 【解析】
6. 函数
,其完全和表达式是(
【答案】A
【解析】将函数表达式的卡诺图如图所示。
)。
专注考研专业课13年,提供海量考研优质文档!
图 函数表达式的卡诺图
7.
将十进制数36
转换为二进制数,
应该是(
)。
A.11011010 B.111000 C.100100 D.101010010 【答案】C
【解析】 8. 十进制数
【答案】A
【解析】整数部分26除2求余后倒排得11010, 小数部分0.625乘2取整后顺排得0.101
9. 串行加法器的进位信号采用( )传递,并行加法器的进位信号采用( )传递。
A. 超前,逐位 B. 逐位,超前 C. 逐位,逐位 D. 超前,超前 【答案】B
【解析】①串行进位加法器若有多位数相加,将低位的进位输出信号接到高位的进位输入端,因此,任意1位的加法运算必须在低1位的运算完成之后才能进行,这种进位方式称为串行进位。这种加法器电路简单,但运算速度慢。②超前进位加法器:每位的进位只由加数和被加数决定,而与低位的进位无关。超前进位加法器大大提高了运算速度,但随着加法器位数的增加,超前进位逻辑电路越来越复杂。
10.下列几种说法中与BCD 码的性质不符的是( )。
A. —组四位二进制数组成的码只能表示一位十进制数; B.BCD 码是一种人为选定的0~9十个数字的代码;
的二进制数是( )。
相关内容
相关标签