当前位置:问答库>考研试题

2017年山东大学控制科学与工程学院848电子技术基础之电子技术基础-数字部分考研导师圈点必考题汇编

  摘要

一、选择题

1. 下列逻辑等式中不成立的有( )。

【答案】B 【解析】

2. 若( )

【答案】D

【解析】画出该函数的卡诺图,如图所示。

则它的最简“与或”式是

图 函数的卡诺图

3. —个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz , 经过( )可转换为4位并行数据输出。

A.8ms B.4ms C.8μs

D.4μs 【答案】B

【解析】串行数据逐一输入,一位数据输入时间l/lkHz=lms, 4位为4ms 。

4. 串行加法器的进位信号采用( )传递,并行加法器的进位信号采用( )传递。

A. 超前,逐位 B. 逐位,超前 C. 逐位,逐位 D. 超前,超前 【答案】B

【解析】①串行进位加法器若有多位数相加,将低位的进位输出信号接到高位的进位输入端,因此,任意1位的加法运算必须在低1位的运算完成之后才能进行,这种进位方式称为串行进位。这种加法器电路简单,但运算速度慢。②超前进位加法器:每位的进位只由加数和被加数决定,而与低位的进位无关。超前进位加法器大大提高了运算速度,但随着加法器位数的增加,超前进位逻辑电路越来越复杂。

5. 为了把串行输入的数据转换为并行输出的数据,可以使用( )。

A. 寄存器 B. 移位寄存器 C. 计数器 D. 存储器 【答案】B

【解析】移位寄存器能能够串行输入串行输出,串行输入并行输出。

6. 如图所示各电路中,减法计数器是( )。

【答案】A

【解析】异步三位二进制计数器采用T ’触发器实现。AD 两项,为上升沿触发,

应以

依次作为三个触发器的脉冲信号。BC 两项,为下降沿触发,应以

作为三个触发器的脉冲信号。

依次

7. 在双积分是( )。

转换器中,输入电压在取样时间内的平均值与参考电压应满足的条件

【答案】B 【解析】双积分

转换器的原理是将输入的模拟电压信号转换成与之成正比的时间宽度信

内的平均值

参考电压

当计数第一次就截止,无法

号,然后在这个时间宽度里对固定频率的时钟脉冲计数,计数的结果就是正比于输入模拟电压的数字信号。如果输入电压在取样时间测出比例,无法测出电压。

8. 下列描述不正确的是( )。

A. 触发器具有两种状态,当Q=1时触发器处于1态 B. 时序电路必然存在状态循环

C. 异步时序电路的响应速度要比同步时序电路的响应速度慢 D. 主从JK 触发器具有一次变化现象 【答案】A

【解析】触发器的状态还包括不定状态,比如在RS 触发器中,当RS=11时,状态不定;研究的时序电路主要是要不间断给出信号,理论上来讲需要状态的不断循环;异步时序电路通过一些门电路再传输信号,而同步信号的数据传输直接通过时钟脉冲进行统一的传输,减少了传输过程的时间延迟。

9. 两个2进制数数进行算术运算,下面( )说法是不正确的。

A. 两个无符号数相加,如果最高位产生进位输出,则肯定发生溢出 B. 两个最高位不同的补码进行相加运算,肯定不会产生溢出

C. 两个补码进行相加运算,如果最高位产生进位输出,则肯定发生溢出 D. 两个补码的减法运算可以用加法器来实现 【答案】C

【解析】两个补码进行相加减,如果是一个正数和一个负数相加,比如01111111和11000000,相加是一个正数但是符号位同样发生进位输出。 10.已知时钟脉冲频率为

A. 五进制计数器 B. 五位二进制计数器 C. 单稳态触发器 C. 多谐振荡器 【答案】A

【解析】频率变为原来的五分之…,是五分频,只需要五次脉冲-进位即可实现。

欲得到频率为的矩形波应采用( )。