当前位置:问答库>论文摘要

题目:基于FPGA的MPEG2视频硬件解码器的实现

关键词:MPEG2;;视频压缩;视频解码器;FPGA;解码链

  摘要

随着数字化、网络化、全球一体化和信息时代的来临,多媒体技术成为信息技术的重要组成部分。它包括声音、图形以及视频等在内的多种媒体信息的传送和处理,而MPEG2视频压缩在其中显得尤为重要。视频压缩技术对于多媒体信息的存储与传输而言不仅是必要的,而且是可行的。由国际标准组织制定的一系列视频编解码标准使得视频压缩算法的应用获得巨大成功,比如MPEG2已经成为业界的标准。而压缩视频流最终必须通过解码系统才能将原来的数据恢复,所以视频解码器比如MPEG2视频解码器在我们的生活中越来越重要。 论文基于Xilinx FPGA设计了一种MPEG2视频解码器,主要针对的是I图和P图。第一章介绍了数字视频压缩和MPEG2的状况。第二章分析了MPEG2视频解码器涉及的基本数据模型和数据结构并给出了编解码链之间的关系。第三章分析了码流的语法结构、码流解码过程,并设计了解码的主状态机。第四章分析了解码器(链)的模块划分结构,并详细分析了功能模块之间的数据通信协议以及模块之间传递控制数据的格式。第五章基于已经划分的功能块,从功能模块主状态机、主要功能、微架构、流水线控制以及时序消耗等各方面,对整个MPEG-2视频解码链的设计做了详细的设计。并对于解码中设计到的算法进行了微架构级的分析。