2017年西南石油大学电气信息学院933数字电子技术之电子技术基础-数字部分考研强化模拟题
● 摘要
一、填空题
1. 8级扭环计数器的状态转换圈中,无效状态有_____个。
【答案】240
【解析】n 级扭环计数器的无效状态共有个。
2. 已知数字电路1、电路2、电路3的输入均为输出分别为图所示,则各电路名称为:电路1_____; 电路2_____; 电路3_____。
其波形对应关系如
图
【答案】二分频电路;反相器;单稳态电路 【解析】
周期为的二倍,频率则是的一半,是二分频电路;
的波形完全相反,
是反相器;被触发后,维持一定的时间后回到原来的状态,是单稳态电路。
3. 图为某触发器状态图,该触发器为_____触发器。
图
【答案】D
【解析】该触发器只有保持和翻转功能,没有置数功能,所以肯定不是RS 触发器,而JK 触发器需要两个不同变量的输入,图中的变量数只有一个,所以应该是T 触发器或者D 触发器,T 触发器特性方程为
当Q=1时,输入T=l,应该会得到逻辑电平0, 而不是1;D 触
发器特性方程为符合状态转换图。
4. 8位DA 转换器当输入数字量只有最高位为高电平时输出电压为5V ; 若只有最低位为高电平,则输出电压为_____,若输入为10001000, 则输出电压为_____。
【答案】
5. n 个输入端的二进制译码器,共有_____输出端,对于每一组输入代码,有_____个输出端具有有效电平。
【答案】
【解析】二进制译码器是将具有特定含义的二进制码转换成对应的输出信号,且每组二进制只对应一个有效输出,则n 个二进制输入对应个输出。
6. 用ROM 实现1位全加器,要求容量为_____;实现4位并行加法器(含1位进位输入和1位进位输出),要求容量为_____。
【答案】
线,根行线。
7. 若CMOS 数字集成电路的电源电压
【答案】6.75。
【解析】CMOS 集成电路的电压噪声容限可达电源电压值的限值基本相等。
8. 若采用JK 触发器实现转移方程对应的激励方程应写为_____。
【答案】J=K=1;程为
经比较可得结果;D 触发器特性方
【解析】JK 触发器的特性方程为
则对应的激励方程应写为_____;若采用D 触发器,
且高电平和低电平的噪声容
【解析】用ROM 与阵列实现1位全加器,有7根行线,根列线;4位并行加法器有根列
为15V , 则它的直流噪声容限为_____。
二、简答题
9. 设计有状态表如表所示的同步时序电路。该电路用PLA (programmable logic array)来实现。画出装入该电路的PLA 的逻辑结构图,注明所用触发器的类型。
表 状态表
【答案】(1)由状态表知电路共有4个状态,用2位代码表示,设A=00,B=01, C=10, D=ll, 电路输入为X ,用两个触发器实现,设其状态输出为WQL 则由表7-4得状态转换卡诺图如图 (a )所示。
图 (a )状态转换卡诺图
(2)由状态转换图求得状态方程
(3)画出用D 触发器实现的PLA 逻辑结构图,如图 (b )所示。
图 (b )PLA 逻辑结构图
10.逻辑电路如图1所示,已知CP 和X 的波形,试画出
的波形。设触发器的初始状态为0。
相关内容
相关标签