当前位置:问答库>考研试题

2017年华中师范大学物理科学与技术学院408计算机学科专业基础综合[专硕]之计算机组成原理考研强化模拟题

  摘要

一、分析题

1. 图(a )是有四个部件(控制器)共享总线的、分布式同步SBI 总线定时示意图,每个控制器对应一根数据传送请求线TR ,其优先权次序是

完成一个数据传送。

最高,最低;这四条线又都接到各个控制器,每个控制器内部有一个自己是否可用总线的判别电路。公共时钟信号的周期为T , 每个周期可

(1)叙述某个控制器要求使用SBI 总线进行数据传送的实现过程。

(2)图(b )是图(a )系统的一个数据传送序列的时序图,试分析其总线控制过程。

【答案】(1)某个控制器要求使用SBI 总线进行数据传送的步骤如下:

①控制器在决定要进行数据传送的下一个周期T ,在本设备对应的请求线上发出TR 信号。 ②在该周期末尾判断优先权更高的TR 线状态。

③ 如果没有更高的TR 请求,则撤掉本身的TR 请求,在下一周期进行数据传送;如果有更高的TR 请求, 则不撤掉本身的TR 请求,继续做步骤②。

(2)图(b )的时序图表示一个有三个设备先后控制总线,且设备2连续传送两个数据的数传序列。 三个设备(控制器)控制总线的过程如下:

①控制器3在②在

③在

④在期进行数据传送。 周期发总线请求控制器1和控制器2在周期发总线请求和在 周结束时,控制器3的判别电路识别没有优先权更高的TR 请求,因而撤掉结束时,控制器2识别是高的,所以继续保持,

在为高,等待传送机会;而控制器在周期进行数据传送。

以占用T5周1识别没有更高级的请求,故撤去周期进行数据传送。 周期传送数据的同时,升高结束时,控制器2识别没有更高级的请求,便撤掉具有最尚优先权。 ⑤控制器2希望连续传送两个数据,所以在期传送第二个数据,因为

图(a )中,控制器4没有信号,这是因为它的优先级最低,其他控制器不必获得TR 信号,控制器4传送数据前不需要发请求信号,在没有任何TR 请求的下一周期便可传送数据。不固定分配给任何控制器,只给需连续传送数据(并已获得总线控制制权)的控制器用。

2. 如果组成寄存器的D 触发器要求节拍电位M 和节拍脉冲采用高电平符合,试说明在图的节拍电位M 和节拍脉冲的时间配合方案中,哪个方案最好?哪个方案欠佳?哪个方案不能使用?为什么?

,欠佳的方案是(c ),不能使用的方案是(a )和(b )【答案】最好的方案是(d )。这是因为

寄存器工作采用电位一脉冲相配合的体制,要使数据可靠地打入到寄存器,电位信号必须先稳定地建立,然后时钟打入信号到来时将数据打入寄存器。据此原因,方案(a )和(b )是不能使用的。方案(c )和(d )中之所以(c )欠好,是因 为一个节拍电位的前半部时间多用来进行运算器的运算,考虑到加法器的进位延迟以及传输通路中的门的延迟,所以电位信号M 的建立需要一定的时间,过早地发出打入信号(即节拍脉冲

3. 通道有几种类型?简述其特点。

【答案】(1)选择通道

又称高速通道,在物理上可接多个设备,但逻辑上只能接一个设备,主要用于连接高速外设。但外设的辅助操作时间长,此期间内通道处于等待状态,利用率不高。

(2)数组多路通道

不仅在物理上可接多个设备,逻辑上也可接多个设备。既保留了选择通道高速传送数据的优点,又充分利用了控制性操作的时间间隔为其他设备服务,通道效率充分得到发挥。

(3)字节多路通道

主要用于连接大量低速设备。物理上、逻辑上均可连接多个设备。不仅允许多个设备同时操

,有可能使寄存器没有装入真正需要的数据。 )

作,也允许它们同时进行传输型操作。各设备与通道间的数据传送以字节为单位交替进行。

4. 回答下列问题:

①某总线在一个总线周期中并行传送4个字节的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为33MHz , 求总线带宽是多少?

②如果一个总线周期中并行传送64位数据,总线时钟频率升为66MHz , 求总线带宽是多少? ③分析哪些因素影响带宽?

【答案】①设总线带宽用

用D 表示,根据定义可得:

②因为64位=8B, 所以

③总线带宽是总线能提供的数据传送速率,通常用每秒钟传送信息的字节数(或位数)来表示。

影响总线带宽的主要因素有:总线宽度、传送距离、总线发送和接收电路工作频率限制以及数据传送形式。

5. 已知某机采用微程序控制方式,其控制存储器容量为

用断定方式,如下图所示。

(1)微指令中的三个字段分别应为多少位?

(2)画出围绕这种微指令格式的微程序控制器逻辑框图。

【答案】(1)假设判别测试字段中每一位作为一个判别标志,那么由于有4个转移条件,故该字段为4位。下地址字段为9位,因为控存容量为512单元。微命令字段则是(48-4-9) =35位。

(2)对应上述微指令格式的微程序控制器逻辑框图如图所示。其中微地址寄存器对应下地址字,P 字段即为判别测试字段,控制字段即为微命字段,后两部分组成微指令寄存器。地址转移

, 逻辑的输入是指令寄存器的OP 码、各种状态条件以及判别测试字段所给的判别标志(某一位为1)

其输出修改微地址寄存器的适当位数,从而实现微程序的分支转移。就是说,此处微指令的后继地址采用断定方式。 表示,总线时钟周期用表示,一个总线周期传送的数据量(位)。微程序可在整个控制存储器中实现转移,可控制微程序转移的条件共4个,微指令采用水平型格式,后继微指令地址采