当前位置:问答库>考研试题

2017年河北大学数字电路基础之电子技术基础-数字部分考研复试核心题库

  摘要

一、简答题

1. (1)指出图(a )所示触发器的触发方式。(其中当CP=1时,开关接通)

(2)分析图(b )所示触发器的工作原理,指出其触发方式。

(3)有如图(C )所示输入波形加在(1)、(2)所示的触发器上,画出它们的输出波形。 【答案】(1)这是一个D 型锁存器。

当CP=0时,左边的传输开关断开,右边的传输开关接通,状态保持不变,

当CP=1时,右边的传输开关断开,左边的传输开关接通,输入信号D 能传输到输出端

因此该触发器是电平触发。

(2)这是一个由2个D 锁存器构成的主从CMOS 触发器:左边一个是主触发器,右边一个是从触发器。

当CP=0时,主触发器接收来自D 的数据,从触发器锁存,输出端Q ,

显然,这是一个正边沿触发的D 型触发器。

(3)设电路的初始状态为1,则输出波形如图(d )所示,其中出波形,

是第(2)小题电路的输出波形。

是第(1)小题电路的输

的状态保持不变。

当CP=1时,主触发器锁存,锁存到达主触发器输出端的输入数据D ,从触发器接收数据

为一开关,当CP=0时,开关断开;

2. 试画出在图1所示输入波形的作用下,上升和下降边沿JK 触发器的输出波形。设触发器的初态为“0”。

图1 输入波形图

【答案】上升和下降边沿JK 触发器的真值表相同,见表。上升沿JK 触发器在时钟的上升沿时触发,下降沿JK 触发器在时钟的下降沿时触发。

按照触发时钟沿和真值表画出上升和下降边沿JK 触发器的输出波形,如图2。

表 真值表

图2

3. 完成下列数的加减运算。

【答案】(1)二进制数相加是逢2进1,相减是借1为

2

(2)八进制数相加是逢8进1,相减是借1为

8

(3)十六进制数相加是逢16进1,相减是借1为

16

4. 把十进制小数0.39转换成二进制小数。(1)要求误差不大于

【答案】(1)要求误差不大于

(2)要求误差不大于

只需保留至小数点后7位。使用“乘2取整”法则,过程

如下:

(2)由于的过程有

5. 集成单稳态电路74121的功能如表所示,电路符号如图1所示。试设计一能实现图2所示输入输出波形的延时电路。

表 74121的功能表

因此要求误差不大于

只需保留至小数点后十位。接续(1)

图1 74121的电路符号

图2 电路的输入输出波形

(1)如果已知(2)如果令

试计算试计算

的值; 的值。

【答案】(1)实现的电路图如图3所示。