2015年成都电子科技大学836信号与系统和数字电路考研试题研究生入学考试试题考研真题
● 摘要
电子科技大学
2015年攻读硕士学位研究生入学考试试题
考试科目:836信号与系统和数字电路
数字电路部分
一、单项选择题:(每小题2分,共16分)
(1)、若函数F 1=åA , B , C , D (0, 2, 5, 6, 9, 12, 13, 15) ,F 2=åA , B , C , D (0, 2, 3, 6, 9, 10, 13, 15) ,
F 3=åA , B , C , D (3, 5, 10, 12) ,则有( )。
A .F 2=F 1 B. F 3=F 1ÅF 2' C. F 3=F 1ÅF 2 D. F 3=F 1ÅF 2 (注:F 2’表示F 2取非;F 2D 表示F 2的对偶式)
(2)、已知F =WY ' Z +WX ' Z +W ' XY +XYZ ' ,用如图1.1所示的“与非—异
或”电路实现F ,要求两个与非门的输入只能为原变量,则两个与非门
的输入分别为( )和( )。
A .(W ,X ),(Y ,Z ) B .(W ,Y ),(X ,Z ) C .(W ,Z ),(X ,Y ) D .(W ,Y ),(X ,Y )
(3)、 X 为3位无符号二进制数,Y=X2+X,要实现Y ,至少需要用( )片74x138(三—八译码器,输出为低电平有效)和( )个与非门。
A .(1),(4) B .(1),(5) C .(1),(6) D .无法实现
(4)、某8位比较器能够比较输入P 、Q 的大小,其输出F P=Q和F P>Q均为低电平有效(即P=Q时F P=Q=0,P>Q时F P>Q=0)。要产生高电平有效的F PQ接到( )实现。
A .与门 B .或门 C .与非门 D .或非门
(5)、下列存储单元中,不能用来构成移位寄存器的是( )。
A. 主从式S-R 触发器 B. T触发器 C. D锁存器 D. 边沿触发式J-K 触发器
(6)、如图1.2所示的地址译码电路,S0_L~S7_L分别接到不同设备的使能端(低电平有效),则在A7~A0为( )(用十六进制表示)时,S7被选中。 A .2716 B .3716 C .4716 D .5716
D D
共4页 第 1 页