2017年河北工程大学信息与电气工程学院815数字电子技术[专业学位]考研导师圈点必考题汇编
● 摘要
一、选择题
1. 引起组合逻辑电路中竞争与冒险的原因是( )。
A. 逻辑关系错 B. 干扰信号 C. 电路延时 D. 电源不稳定 【答案】C
【解析】将门电路两输入信号同时向相反逻辑电平跳变(一个1
0, 另一个
1)的现象称
为竞争,由于电路延时在电路输出端可能产生尖峰脉冲的现象就称为竞争-冒险。
2. 只用ROM 能实现的如下器件是( )。
A. 计数器 B. 译码器 C. 数据分配器 D. 脉冲分配器 【答案】BCD
【解析】ROM 在正常工作状态下只能从中读取数据,不能快速地随时修改或重新写入数据。计数器要求不停的计数改变数据。BCD 三者都可以用固定的数据工作。
3. 十进制数的补码是( )。(连符号位在内取6位)
【答案】D
【解析】-6的原码为100110, 反码为111001,补码为111010, 故选项D 成立。
4. 为了把串行输入的数据转换为并行输出的数据,可以使用( )。
A. 寄存器 B. 移位寄存器 C. 计数器 D. 存储器 【答案】B
【解析】移位寄存器能能够串行输入串行输出,串行输入并行输出。
5. 下列描述不正确的是( )。
A. 触发器具有两种状态,当Q=1时触发器处于1态 B. 时序电路必然存在状态循环
C. 异步时序电路的响应速度要比同步时序电路的响应速度慢 D. 主从JK 触发器具有一次变化现象 【答案】A
【解析】触发器的状态还包括不定状态,比如在RS 触发器中,当RS=11时,状态不定;研究的时序电路主要是要不间断给出信号,理论上来讲需要状态的不断循环;异步时序电路通过一些门电路再传输信号,而同步信号的数据传输直接通过时钟脉冲进行统一的传输,减少了传输过程的时间延迟。
6. 若函数
则有( )。
【答案】D 【解析】小项,故应选D 。
7. 若将D 触发器的D
端与其相连,经过2009个有效时钟周期后,它的状态为Q (t+2009)=0则D 触发器原来的状态Q (t )为( )。
A.Q (t )=0 B.Q (t )=1 C.D (t ) D. 无法确定 【答案】B
【解析】D 触发器特性方程为
经偶数次脉冲变化后为原来的状态;经过奇数次
脉冲变化后为相反的状态,所以,原来的状态应该与2009次脉冲变化的状态相反。
8. 以下代码中为无权码的为( )。
A.8421BCD 码B.5421BCD 码C. 余三码D. 格雷码 【答案】CD
【解析】位权:在某一进位制的数中,每一位的大小都对应着该位上的数码乘上一个固定的数,这个固定的数就是这一位的权数,权数是一个幂。明显AB 每位上表示某一个数值,CD 只是为了
可见包含中所有最
方便设定的编码。
9. 下列逻辑等式中不成立的有( )。
【答案】B 【解析】
10.要构成容量为
A.2 B.4 C.8 D.32
【答案】D
的RAM , 需要多少片容量为
的RAM? ( )
【解析】总内存容量相同
,
二、简答题
11.某股份制企业三股东分别占有股权为1/6、2/6和3/6, 决策时以按键表决,只有当支持的权重之和过半方可通过。试设计一表决逻辑系统电路(分别以发光二极管亮表示通过和否决,以低电平驱动发光二极管)。
【答案】(1)设A 、B 、C 分别为1/6、2/6、3/6的逻辑输入,由于低电平驱动发光二极管,所以0代表支持,1代表不支持,Yl 、Y0为通过和否决的输出逻辑。
功能表如表所列:
表
(2)逻辑表达式: