2018年湖南大学电气与信息工程学院825电子技术基础二[专业硕士]之电子技术基础-数字部分考研核心题库
● 摘要
一、选择题
1. 脉冲整形电路有( )。
A. 多谐振荡器 B. 单稳态触发器 C. 施密特触发器 D.555定时器 【答案】BC
【解析】由于触发器有阈值电压,超过阈值电压,电压输出为高电压,否则为低电压;施密特触发器利用状态转换过程中的正反馈作用,可以将边沿变化缓慢的周期性信号变换为矩形脉冲信号;多谐振荡器是一种自激振荡器,在接通电源以后,不需要外加触发信号,便能自动地产生矩形脉冲;555定时器需要外接电阻电容等器件方能接成整形电路。
2. 与功能相同的逻辑函数是( )。
【答案】B 【解析】
3. 图所示的电路中,能完成
逻辑功能的电路有( )。
图
【答案】ACD
【解析】D 触发器特性方程为
T 触发器特性方程为
第 2 页,共 85 页
JK 触发器的特性方程为
4. 十进制数
【答案】D
的补码是( )。(连符号位在内取6位)
【解析】-6的原码为100110, 反码为111001,补码为111010, 故选项D 成立。
5. —个12位的逐次近式转换器,参考电压为4.096V ,其量化单位为( )。
A.lmV B.2mV C.4mV D.8mV 【答案】A
【解析】量化单位等于 6. 十进制数
【答案】A
【解析】整数部分26除2求余后倒排得11010, 小数部分0.625乘2取整后顺排得0.101
7. 为了把串行输入的数据转换为并行输出的数据,可以使用( )。
A. 寄存器 B. 移位寄存器 C. 计数器 D. 存储器 【答案】B
【解析】移位寄存器能能够串行输入串行输出,串行输入并行输出。
8. 设计一“00001111”串行序列发生器,最少需要触发器个数是( )。
A.4个 B.3个 C.5个 D.8个 【答案】B
【解析】设有三个不同的变量
前三个状态可以确定下一个状态,比如
确
定输出状态为1,001的时候为1,依次类推,八个输出需要计数器至少有8个不同的状态。
第 3 页,共 85 页
的二进制数是( )。
9. 串行加法器的进位信号采用( )传递,并行加法器的进位信号采用( )传递。
A. 超前,逐位 B. 逐位,超前 C. 逐位,逐位 D. 超前,超前 【答案】B
【解析】①串行进位加法器若有多位数相加,将低位的进位输出信号接到高位的进位输入端,因此,任意1位的加法运算必须在低1位的运算完成之后才能进行,这种进位方式称为串行进位。这种加法器电路简单,但运算速度慢。②超前进位加法器:每位的进位只由加数和被加数决定,而与低位的进位无关。超前进位加法器大大提高了运算速度,但随着加法器位数的增加,超前进位逻辑电路越来越复杂。
10.—个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz , 经过( )可转换为4位并行数据输出。
A.8ms B.4ms C.8μs
D.4μs 【答案】B
【解析】串行数据逐一输入,一位数据输入时间l/lkHz=lms, 4位为4ms 。
二、填空题
11.X 对应的原码为111010,则2X 对应的8位原码为_____,
【答案】10110100; 11110011。
2X=11010X10=110100, 【解析】首先X 原码的最高位是1,可以判断X 是负数,先不看符号位,改成8
位1;
12.如图中,
为三态门,
为TTL 与非门,当C=1时:
原
码
最
高
位
加
对应的8位补码形式为_____。
图
(1)若B 端悬空,则万用表的读数近似为_____(0V 、1.4V 、3.6V ); (2)若B 端改接至0.3V ,则万用表的读数近似为_____(0V 、0.3V 、1.4V )。
第 4 页,共 85 页