当前位置:问答库>考研试题

2017年江苏科技大学911电子技术之电子技术基础-数字部分复试仿真模拟三套题

  摘要

一、简答题

1. 电路的逻辑图如图1所示,写出电路的输出函数表达式Y ,试用最少的或非门实现同一逻辑功能。要求:只允许原变量输入。

图1

【答案】(1)函数Y 表达式为

(2)用圈0法化简函数,如图2(a )所示。

(3)或非门实现,如图2(b )所示。

图2

2. 电压一频率变换的AVD 转换器(V —F )原理电路如图 (a )所示。

(1)根据电路工作原理,导出(2)若已知冲频率。

第 2 页,共 23 页

. 处脉冲频率f 和输入量之间的关系式;

处的脉

求分别为6V 、9V 和12V 时

【答案】(1)根据V —F 转换原理电路可知,运放值大于

值时,运放构成的比较器输出

成的积分器对积分,在积分器输出

当值小于当输入

值时,

,经逻辑控制电路使S 合上,电容C 放电,

值时,>

达到

值的时间要缩短,

充电到达

回到0;

S 打开,又重新开始对

积分,至达

的波形如图 (b )所示。

处出现的脉冲频值的时间。

值增大时,积分速度将加快

率将增加,图中虚线所示的波形可清楚地说明这一点。

设电容C 放电时间很短,

则已知积分器输出在t=Tr时刻,得

由此可见,当时间参数RC

, (2)

3. 用MSI 计数芯片74LS161或74LS160设计十三进制计数器。必要时可用少量门电路。

【答案】方法一:异步清0法

电路如图(1)所示。计数脉冲加到CP 输入端,计数控制端EP 、ET 和置数控制端接高电平1,以使

电路允许计数;然后用一个与非门实时监视计数器的状态,当计数到1101(即

,立即将计数器强行复0。 上:

时,与非门输出低电平,此低电平加到直接复位端

值一定时/正比于

值。

为:

,所以,

处脉冲的周期T 就相当于

第 3 页,共 23 页

图(1) 用异步清0法和74LS161构成十三进制加计数器

方法二:同步置0法

电路如图图(2)所示,计数脉冲CP 加到CP 输入端;计数控制端EP ,ET 接高电平1(允许;直接复位端计数)

加到并行置数控制端

;并行输入数据接高电平1(不清0)

均接低电平0;然后用

)时,与非门输出低电平,此低电平

一个与非门实时监视计数器的状态,当计数到1100(即

上,使允许并行置数,下一个CP 脉冲到达时计数器即被置数为0000。

图(2) 用同步置0法构成十三进制加计数器

方法三:同步置数法

电路如图(3)所示,图中并行输入数据设置为0011,当电路计数到1111时,C=l,

非门输出低电平

,下一个CP 到达后电路状态即变为0011,然后变

直到1111。电路有13个状态,故为十三进制计数器。

第 4 页,共 23 页