当前位置:问答库>考研试题

2017年河北工业大学6904脉冲与数字电路(同等学力加试)复试实战预测五套卷

  摘要

目录

2017年河北工业大学6904脉冲与数字电路(同等学力加试)复试实战预测五套卷(一) . .... 2 2017年河北工业大学6904脉冲与数字电路(同等学力加试)复试实战预测五套卷(二) . .. 12 2017年河北工业大学6904脉冲与数字电路(同等学力加试)复试实战预测五套卷(三) . .. 22 2017年河北工业大学6904脉冲与数字电路(同等学力加试)复试实战预测五套卷(四) . .. 30 2017年河北工业大学6904脉冲与数字电路(同等学力加试)复试实战预测五套卷(五) . .. 37

一、简答题

1. 时序PLA 电路如图1所示:

(1)求该时序电路的驱动方程、状态方程、输出方程; (2)画该电路的状态转换表和状态转换图; (3)试对应X 的波形(如图所示),画(4)说明该电路的功能。

和Z 的波形;

图1

【答案】(1)驱动方程和状态方程相同:

输出方程:

(2)状态转换表如表所列:

状态转换图如图2(a )所示:

图2(a )

(3)波形图如图2(b )所示。

图2(b )

2位不同数码串行检测器,(4)电路功能描述:当串行输入的两位数码不同时,输出为“1”,否则,输出为“0”

2. 已知图1中74LS161为2/16进制加法计数器,其进位允许端为8位DA 转换器,当

其他各位均为“0”时,

AD7524

时钟CP 的频率为10kHz 。

图1

(1)设计数器初态为(2)计算74LS161的(3)保证74LS161的

画出计数器74LS161的状态转换图;

端输出信号频率及

的最大值和最小值;

的最小值变为1.5V ,最大值变为

端输出信号频率不变,为使

6V ,应如何改变74LS161的接法来实现?

【答案】(1)已知74LS161具有异步清零、同步置数功能。根据电路图,74LS161采用反馈置数法改进制。当

时,实现同步置数,预置数为“0110”。该电路构成10进制计

数器,其完整状态转换图如图2(a )所示。

图2(a )

(2)74LS161的

端输出信号为时钟CP 的10分频,因此

,则

当当

时,AD 转换器的输出为时,AD 转换器的输出为

时,

已知AD 转换器的输出为

(3)根据上式计算,当=0011时,

保证频率不变,则将电路改为佘三码表示的10进制计数器,电路连线如图2(b )所示。

相关内容

相关标签