当前位置:问答库>考研试题

2017年华侨大学信息科学与工程学院(厦门校区)847电子技术基础专硕之电子技术基础-数字部分考研冲刺密押题

  摘要

一、简答题

1. 计算图所示电路中的反相器GM 能驱动多少同样的反相器。要求GM

输出的高、低电平符合

已知所有的反相器均为74LS 系列TTL 电路,

输入电流

【答案】由题意知, 输出低电平时可驱动反相器的数目为

输出高电平时可驱动反相器的数目为

综上,驱动反相器的数目取

2. 设计有状态表如表所示的同步时序电路。该电路用PLA (programmable logic array)来实现。画出装入该电路的PLA 的逻辑结构图,注明所用触发器的类型。

表 状态表

【答案】(1)由状态表知电路共有4个状态,用2位代码表示,设A=00,B=01, C=10, D=ll, 电路输入为X ,用两个触发器实现,设其状态输出为WQL 则由表7-4得状态转换卡诺图如图 (a )所示。

图 (a )状态转换卡诺图

(2)由状态转换图求得状态方程

(3)画出用D 触发器实现的PLA 逻辑结构图,如图 (b )所示。

图 (b )PLA 逻辑结构图

3. (1)用图 (a )所示的可编程阵列逻辑电路(PAL )实现七进制加计数器。在阵列中,纵、横线交叉处漆黑小圆表示纵、横线连通。图中触发器为正沿触发的D 型触发器。

(2)试说明为什么上述逻辑电路是一个PAL 电路。

图 (a )

【答案】(1)实现七进制加计数器,至少需要3个触发器,其输出设为

方程如下:

。则状态转换卡诺图如图 (b )所示。化简可得状态方程,又根据D 触发器的特性方程可得到D 触发器的驱动

图 (b )状态转换卡诺图