当前位置:问答库>考研试题

2017年华中师范大学物理科学与技术学院837电子线路基础模数之电子技术基础-数字部分考研导师圈点必考题汇编

  摘要

一、填空题

1. 1个8位D/A转换器的最小输出电压

,当输入代码为00100110时,

输出电压

=_____V; 如果要将一个最大幅值为5.IV 的模拟信号转换为数字信号,要求模拟信号每变化20mv 就能使数字信号最低位(LSB )发生变化,那么应选用至少_____位的转换。

【答案】0.76; 8。 【解析】(1)(2)由

可得

2. 图所示电路中输出能实现对时钟信号二分频的电路为_____。

【答案】图(d )

【解析】图(a )中,驱动方程为J=l; K=0, 得到状态方程为图(b )中,驱动方程为J=1; K=1,得到状态方程为

输出值恒为1; 图(d )

中,

驱动方程为

得到状态方程为

在时钟下降沿被触发,能实现对时钟信号

二分频。

3. 由TTL 门电路组成的电路如图所示,已知它们的低电平输入电流流

试问:

能实现二分频功能,输出值恒为1; 图(c )中,驱动方程为J=l

;

输出值恒为1; 得到状态方程为

,不但是JK 触发器被异步置“1”

高电平输入电

(1)当A=B=1时,

=承受的(拉、灌)电流为_____

第 2 页,共 60 页

(2)当A=B=0时,=承受的(拉、灌)电流为_____

;)

A=B=1时,

;拉电流(输出高电平电流

;)

【答案】灌电流(输出低电平电流

【解析】是与非门,

逻辑方程式为

低电平输出电流为灌电流,由于门电路

A=B=0时,

输出高

一个与非门只有一个电流的输出,其数值

电平,的输出电流为拉电流,向右侧三个输入端输入电流

4. 若CMOS 数字集成电路的电源电压为15V , 则它的直流噪声容限为_____。

【答案】6.75。

【解析】CMOS 集成电路的电压噪声容限可达电源电压值的

且高电平和低电平的噪声容

限值基本相等。

5. ROM 的存储阵列如图所示,存储“1”的存储单元用“•”表示。化简后的逻辑表达式为_____;的逻辑表达式为_____;的逻辑表达式为_____。

【答案】

【解析】ROM 的存储阵列上用点加深的地方代表一个最小项,表达式就是最小项之和。

6. 用2片3-8线译码器74LS138构成4-16线译码器,至少需要使用_____个外加的逻辑门。

【答案】0个

【解析】可以设计为4-16线译码器的4个地址位后三位连3-8线译码器的地址位,首位地址为选通信号,连使能端接高八位的译码器,首位连反相器再连使能端接底八位的译码器。

7. 写出逻辑函動的标准与或式和标准或与式_____。

【答案】【解析】

第 3 页,共 60 页

标准或与式就是

8. 三位二进制减法计数器的初始状态为101,四个CP 脉冲后它的状态为_____。

【答案】001

【解析】初始状态为101,四个CP 脉冲后101+100=1001,1001的首位是进位,所以不显示。

二、简答题

9. (1)指出图1(a )所示触发器的触发方式。(其中当CP=1时,开关接通。)

为一开关,当CP=0时,开关断开;

图1(a ) 电路(1)

(2)分析图1(b )所示触发器的工作原理,指出其触发方式。

图1(b ) 电路(2)

(3)有如图1(c )所示波形加在(1)、(2)所示的触发器上,画出它们的输出波形。

图1(c ) 电路的输入波形

【答案】(1)图1(a )所示电路为一个D 型锁存器。当CP=0时,左边的传输开关断开,右边的传输开关接通,因此是电平触发。

(2)图1(b )所示电路为一个由两个D 锁存器构成的主从CMOS 触发器:左边一个是主触

第 4 页,共 60 页

当CP=1时,左边的传输开关接通,右边的传输开关断开,