当前位置:问答库>考研试题

2017年中国石油大学(北京)957电子技术基础[专业硕士]之电子技术基础-数字部分考研强化模拟题

  摘要

一、选择题

1. 为了把串行输入的数据转换为并行输出的数据,可以使用( )。

A. 寄存器 B. 移位寄存器 C. 计数器 D. 存储器 【答案】B

【解析】移位寄存器能能够串行输入串行输出,串行输入并行输出。

2. 下列描述不正确的是( )。

A. 触发器具有两种状态,当Q=1时触发器处于1态 B. 时序电路必然存在状态循环

C. 异步时序电路的响应速度要比同步时序电路的响应速度慢 D. 主从JK 触发器具有一次变化现象 【答案】A

【解析】触发器的状态还包括不定状态,比如在RS 触发器中,当RS=11时,状态不定;研究的时序电路主要是要不间断给出信号,理论上来讲需要状态的不断循环;异步时序电路通过一些门电路再传输信号,而同步信号的数据传输直接通过时钟脉冲进行统一的传输,减少了传输过程的时间延迟。

3. 下列几种说法中与BCD 码的性质不符的是( )。

A. —组四位二进制数组成的码只能表示一位十进制数; B.BCD 码是一种人为选定的0~9十个数字的代码;

C.BCD 码是一组四位二进制数,能表示十六以内的任何一个十进制数; D.BCD 码有多种。 【答案】C

【解析】BCD 码只能表示一个十位数,其他数的组合表示的数实际上是无效的,不可能被一个四位的BCD 码表示出来。

4. 两个2进制数数进行算术运算,下面( )说法是不正确的。

A. 两个无符号数相加,如果最高位产生进位输出,则肯定发生溢出 B. 两个最高位不同的补码进行相加运算,肯定不会产生溢出

第 2 页,共 73 页

一定

C. 两个补码进行相加运算,如果最高位产生进位输出,则肯定发生溢出 D. 两个补码的减法运算可以用加法器来实现 【答案】C

【解析】两个补码进行相加减,如果是一个正数和一个负数相加,比如01111111和11000000,相加是一个正数但是符号位同样发生进位输出。

5. 比较两位二进制数和当时输出F=1,则F 表达式是( )。

【答案】C 【解析】

6. 用此4-1MUX 实现逻辑函数

t 下列逻辑图正确的是(

【答案】AD

【解析】四选一数据选择器的输入输出满足:

7. 容量为

位的ROM 共有( )条地址线。

A.13

第 3 页,共 73 页

)。

B.14 C.8 D.16 【答案】A 【解析】 A.4个 B.3个 C.5个 D.8个 【答案】B

【解析】设有三个不同的变量

前三个状态可以确定下一个状态,比如

定输出状态为1,001的时候为1,依次类推,八个输出需要计数器至少有8个不同的状态。 9. 用位的DRAM 设计位的存储器的系统需要的芯片数和地址线的根数是( )。

A.16片,10根 B.8片,10根 C.8片,12根 D.16片,12根 【答案】C

【解析】用小内存芯片设计大内存芯片总内存是保持不变的,芯片数为

将DRAM 每8个设为一组,共4组。先进行组选,在进行片选,所需要的地址线包括组选4根,片选8根,共12根。

10.函数

【答案】A

【解析】将函数表达式的卡诺图如图所示。

8. 设计一“00001111”串行序列发生器,最少需要触发器个数是( )。

,其完全和表达式是( )。

第 4 页,共 73 页