当前位置:问答库>考研试题

2017年天津职业技术师范大学自动化与电气工程学院805电子技术基础之电子技术基础-数字部分考研冲刺密押题

  摘要

一、选择题

1. 与

【答案】B 【解析】

、, 利用换元法,令D=BC, 则

2. 若( )

【答案】D

【解析】画出该函数的卡诺图,如图所示。

则它的最简“与或”式是

函数式功能相等的函数表达式是( )。

图 函数的卡诺图

3. 设计一“00001111”串行序列发生器,最少需要触发器个数是( )。

A.4个 B.3个 C.5个 D.8个 【答案】B

【解析】设有三个不同的变量前三个状态可以确定下一个状态,比如确

定输出状态为1,001的时候为1,依次类推,八个输出需要计数器至少有8个不同的状态。 4. —个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz , 经过( )可转换为4位并行数据输出。

A.8ms B.4ms C.8μs

D.4μs 【答案】B

【解析】串行数据逐一输入,一位数据输入时间l/lkHz=lms, 4位为4ms 。

5. 十进制数的补码是( )。(连符号位在内取6位)

【答案】D

【解析】-6的原码为100110, 反码为111001,补码为111010, 故选项D 成立。

6. 串行加法器的进位信号采用( )传递,并行加法器的进位信号采用( )传递。

A. 超前,逐位 B. 逐位,超前 C. 逐位,逐位 D. 超前,超前 【答案】B

【解析】①串行进位加法器若有多位数相加,将低位的进位输出信号接到高位的进位输入端,因此,任意1位的加法运算必须在低1位的运算完成之后才能进行,这种进位方式称为串行进位。这种加法器电路简单,但运算速度慢。②超前进位加法器:每位的进位只由加数和被加数决定,而与低位的进位无关。超前进位加法器大大提高了运算速度,但随着加法器位数的增加,超前进位逻辑电路越来越复杂。 7. 函数

【答案】A

【解析】将函数表达式的卡诺图如图所示。

,其完全和表达式是( )。

图 函数表达式的卡诺图

8. 如图所示各电路中,减法计数器是( )。

【答案】A

【解析】异步三位二进制计数器采用T ’触发器实现。AD 两项,为上升沿触发,

应以

依次作为三个触发器的脉冲信号。BC 两项,为下降沿触发,应以

作为三个触发器的脉冲信号。

9. 8路数据分配器有( )个数据输入线。

A.2 B.3 C.8 D.1

【答案】C

【解析】数据分配是将公共数据线上的数据根据需要送到不同的通道上去,实现数据分配功能的逻辑电路称为数据分配器,8路数据分配的是3条地址线8个不同的数据。

10.若函数

则有( )。

依次