当前位置:问答库>考研试题

2018年山东大学物理学院848电子技术基础(模拟与数字)之电子技术基础-数字部分考研强化五套模拟题

  摘要

一、填空题

1. 制作ASIC 的方法大体可分为两种,一种是_____,即由半导体厂家制造;另一种是_____,用户通过计算机和开发工具,将所设计的电路或系统" 编程”到芯片上。

【答案】掩模方法;现场可编程方法

2. 用2片3-8线译码器74LS138构成4-16线译码器,至少需要使用_____个外加的逻辑门。

【答案】0个

【解析】可以设计为4-16线译码器的4个地址位后三位连3-8线译码器的地址位,首位地址为选通信号,连使能端接高八位的译码器,首位连反相器再连使能端接底八位的译码器。

3. 写出逻辑函数的标准与或式和标准或与式_____。

【答案】【解析】

标准或与式就是

4. 若CMOS 数字集成电路的电源电压

【答案】6.75。

【解析】CMOS 集成电路的电压噪声容限可达电源电压值的限值基本相等。

5.

且高电平和低电平的噪声容

为15V , 则它的直流噪声容限为_____。

再由十进制数的每位数对应写出BCD8421

【答案】163.75; 000101100011.01110101 【解析】二进制转换为十进制公式:码。

二、选择题

6. 将十进制数36转换为二进制数,应该是( )。

A.11011010 B.111000 C.100100 D.101010010 【答案】C

【解析】

7. 两个2进制数数进行算术运算,下面( )说法是不正确的。

A. 两个无符号数相加,如果最高位产生进位输出,则肯定发生溢出 B. 两个最高位不同的补码进行相加运算,肯定不会产生溢出

C. 两个补码进行相加运算,如果最高位产生进位输出,则肯定发生溢出 D. 两个补码的减法运算可以用加法器来实现 【答案】C

【解析】两个补码进行相加减,如果是一个正数和一个负数相加,比如01111111和11000000,相加是一个正数但是符号位同样发生进位输出。 8. 用位的DRAM 设计位的存储器的系统需要的芯片数和地址线的根数是( )。

A.16片,10根 B.8片,10根 C.8片,12根 D.16片,12根 【答案】C

【解析】用小内存芯片设计大内存芯片总内存是保持不变的,芯片数为

将DRAM 每8个设为一组,共4组。先进行组选,在进行片选,所需要的地址线包括组选4根,片选8根,共12根。

9. 用此4-1MUX 实现逻辑函数

t 下列逻辑图正确的是( )。

【答案】AD

【解析】四选一数据选择器的输入输出满足:

10.若用JK 触发器来实现特性方程

A.

B.

C.

D.

【答案】B

【解析】已知JK 触发器的特性方程为以得到令

实现特性方程为

经过比较可

则JK 端的方程应为( )。

三、综合题

11.试判断一个8位二进制数

所对应的十进制数能否被

整除。

由上式可见,前5项中都含着

因此前5项能被

整除。

试确定图中所示的二输入

整除;后3项之和为0〜7, 所以,只有

后3项为0, 即时,数D 方可被

12.己知TTL 门的参数为

端与非门能驱动多少个三输入端与非门。

【答案】设二进制数A 对应的十进制数为D , 利用权展开式法,得

【答案】若与非门的输出为高电平,则

最多可驱动16个三输入与非门。

此时的扇出系数为: