2017年长春理工大学生命科学技术学院814电子技术基础之电子技术基础-数字部分考研强化模拟题
● 摘要
一、选择题
1. 设计一“00001111”串行序列发生器,最少需要触发器个数是( )。
A.4个 B.3个 C.5个 D.8个 【答案】B
【解析】设有三个不同的变量
前三个状态可以确定下一个状态,比如
确
定输出状态为1,001的时候为1,依次类推,八个输出需要计数器至少有8个不同的状态。 2. 函数,其完全和表达式是( )。
【答案】A
【解析】将函数表达式的卡诺图如图所示。
图 函数表达式的卡诺图
3. 正逻辑系统中的NAND 与非门,在负逻辑系统中是( )门。
A.AND 与门 B.OR 或门 C.NAND 与非门
D.NOR 或非门
【答案】D
【解析】正逻辑与非逻辑如表(a )所列。
表(a )
分别取反后为负逻辑如表(b )所列。
表(b )
4. 已知时钟脉冲频率为
A. 五进制计数器 B. 五位二进制计数器 C. 单稳态触发器 C. 多谐振荡器 【答案】A
欲得到频率为
的矩形波应采用( )。
【解析】频率变为原来的五分之…,是五分频,只需要五次脉冲-进位即可实现。
5. 图所示电路是( )。
A. 无稳态触发器 B. 单稳态触发器 C. 双稳态触发器 D. 多谐振荡器
图
【答案】B
【解析】首先该电路有输入端,一定不会是多谐振荡器。若以555定时器的号的输入端,并将由则构成单稳态触发器。
端作为触发信
和R 组成的反相器输出电压端,同时在对地接入电容C ,
6. 下列描述不正确的是( )。
A. 触发器具有两种状态,当Q=1时触发器处于1态 B. 时序电路必然存在状态循环
C. 异步时序电路的响应速度要比同步时序电路的响应速度慢 D. 主从JK 触发器具有一次变化现象 【答案】A
【解析】触发器的状态还包括不定状态,比如在RS 触发器中,当RS=11时,状态不定;研究的时序电路主要是要不间断给出信号,理论上来讲需要状态的不断循环;异步时序电路通过一些门电路再传输信号,而同步信号的数据传输直接通过时钟脉冲进行统一的传输,减少了传输过程的时间延迟。
7. 串行加法器的进位信号采用( )传递,并行加法器的进位信号采用( )传递。
A. 超前,逐位 B. 逐位,超前 C. 逐位,逐位 D. 超前,超前 【答案】B
【解析】①串行进位加法器若有多位数相加,将低位的进位输出信号接到高位的进位输入端,因此,任意1位的加法运算必须在低1位的运算完成之后才能进行,这种进位方式称为串行进位。这种加法器电路简单,但运算速度慢。②超前进位加法器:每位的进位只由加数和被加数决定,而与低位的进位无关。超前进位加法器大大提高了运算速度,但随着加法器位数的增加,超前进位逻辑电路越来越复杂。
8. 电路如图所示,(1)、(2)、(3)、(4)中能实现
均为TTL 门电路。
功能的电路是( ),
假设
图
【答案】(4)
【解析】(1)中具有使能端,当A=0时,该门电路不工作,没有输出;(2)中的门电路由于是与非门,其中的一个输入端连低电阻再连地是低电平输入,F 总是输出高电平;(3)TTL 门电
相关内容
相关标签