当前位置:问答库>考研试题

2017年武汉轻工大学电气与电子工程学院808电子技术基础之电子技术基础-数字部分考研冲刺密押题

  摘要

一、选择题

1. 为构成

A.64

B.32

C.16

D.8

【答案】C 【解析】

2. 4级移位寄存器,现态为0111,经右移一位后其次态为( )。

A.0011或1011

B.1111或1110

C.1011或1110

D.0011或1111

【答案】B

【解析】实际上移位可以看做小数点做移动,右移相当于小数点右移,应该是前三位为111,最后一位不确定,在阎石教科书中所举的例子从左到右是低位到高位进行的变换。

3. 用此4-1MUX 实现逻辑函数t 下列逻辑图正确的是( )。

的RAM 区,共需位的RAM 芯片( )片。

【答案】AD

【解析】四选一数据选择器的输入输出满足:

4. 下列描述不正确的是( )。

A. 触发器具有两种状态,当Q=1时触发器处于1态

B. 时序电路必然存在状态循环

C. 异步时序电路的响应速度要比同步时序电路的响应速度慢

D. 主从JK 触发器具有一次变化现象

【答案】A

【解析】触发器的状态还包括不定状态,比如在RS 触发器中,当RS=11时,状态不定;研究的时序电路主要是要不间断给出信号,理论上来讲需要状态的不断循环;异步时序电路通过一些门电路再传输信号,而同步信号的数据传输直接通过时钟脉冲进行统一的传输,减少了传输过程的时间延迟。

5. —个八位转换器的最小输出电压增量为0.02V ,当输入代码为01001101时,输出电压为( )。

A.1.54V

B.1.04V

C.2.00V

D.1.80V

【答案】A

【解析】

6. 两个2进制数数进行算术运算,下面( )说法是不正确的。

A. 两个无符号数相加,如果最高位产生进位输出,则肯定发生溢出

B. 两个最高位不同的补码进行相加运算,肯定不会产生溢出

C. 两个补码进行相加运算,如果最高位产生进位输出,则肯定发生溢出

D. 两个补码的减法运算可以用加法器来实现

【答案】C

【解析】两个补码进行相加减,如果是一个正数和一个负数相加,比如01111111和11000000,相加是一个正数但是符号位同样发生进位输出。

7. 已知时钟脉冲频率为欲得到频率为的矩形波应采用( )。

A. 五进制计数器

B. 五位二进制计数器

C. 单稳态触发器

C. 多谐振荡器

【答案】A

【解析】频率变为原来的五分之…,是五分频,只需要五次脉冲-进位即可实现。

8. 若将D 触发器的D

端与其相连,经过2009个有效时钟周期后,它的状态为Q (t+2009)=0则D 触发器原来的状态Q (t )为( )。

A.Q (t )=0

B.Q (t )=1

C.D (t )

D. 无法确定

【答案】B

【解析】D 触发器特性方程为经偶数次脉冲变化后为原来的状态;经过奇数次脉冲变化后为相反的状态,所以,原来的状态应该与2009次脉冲变化的状态相反。

9. 设计一“00001111”串行序列发生器,最少需要触发器个数是( )。

A.4个

B.3个

C.5个

D.8个

【答案】B

【解析】设有三个不同的变量前三个状态可以确定下一个状态,比如确定输出状态为1,001的时候为1,依次类推,八个输出需要计数器至少有8个不同的状态。

10.数字系统的实现的方法中,系统体积小、功耗低、可靠性高、易于进行修改的是( )。

A. 采用通用的集成逻辑器件