当前位置:问答库>考研试题

2017年大连海事大学信息科学技术学院808电子技术基础(模拟和数字部分)之电子技术基础-数字部分考研题库

  摘要

一、选择题

1. 为了使钟控RS 触发器的次态为1,RS 的取值应为( )。

A.RS=0 B.RS=01 C.RS=10 D.RS=11 【答案】B

【解析】当S=l,R=0时,时,电路维持原来的状态不变。

2. 用此4-1MUX 实现逻辑函数

在SD=1;当S=0, R=1时,

当S=R=0

t 下列逻辑图正确的是( )。

【答案】AD

【解析】四选一数据选择器的输入输出满足:

3. 要构成容量为

A.2 B.4 C.8 D.32

【答案】D

的RAM , 需要多少片容量为的RAM? ( )

【解析】总内存容量相同,

4. 为将D 触发器转换为T 触发器,图所示电路的虚线框内应是( )。

A. 或非门 B. 与非门 C. 异或门 D. 同或门

【答案】D

【解析】由T 触发器和D 触发器的触发方程可得:输入

作同或运算,与Qn 作异或运算。

5. 两个2进制数数进行算术运算,下面( )说法是不正确的。

A. 两个无符号数相加,如果最高位产生进位输出,则肯定发生溢出 B. 两个最高位不同的补码进行相加运算,肯定不会产生溢出

C. 两个补码进行相加运算,如果最高位产生进位输出,则肯定发生溢出 D. 两个补码的减法运算可以用加法器来实现 【答案】C

【解析】两个补码进行相加减,如果是一个正数和一个负数相加,比如01111111和11000000,相加是一个正数但是符号位同样发生进位输出。

6. 如图所示各电路中,减法计数器是( )。

,需要令

【答案】A

【解析】异步三位二进制计数器采用T ’触发器实现。AD 两项,为上升沿触发,

应以

依次作为三个触发器的脉冲信号。BC 两项,为下降沿触发,应以

作为三个触发器的脉冲信号。

7. 若( )

【答案】D

【解析】画出该函数的卡诺图,如图所示。

依次

则它的最简“与或”式是

图 函数的卡诺图

8. —个四位二进制码加法计数器的起始值为1001,经过100个时钟脉冲后的值为( )。

A.1110 B.1111 C.1101 D.1100 【答案】C

【解析】1001经过16的倍数个周期后仍为1001,即96个时钟脉冲后计数器显示1001,再经历四个脉冲,即100个周期时,计数为1001+0100(4)=1101。

9. 数字系统的实现的方法中,系统体积小、功耗低、可靠性高、易于进行修改的是( )。

A. 采用通用的集成逻辑器件 B. 采用单片微处理器作为核心实现。 C. 采用可编程逻辑器件PLD 。 D. 设计功能完整的数字系统芯片